本帖最后由 Pcbbar 于 2020-3-16 17:18 編輯
網(wǎng)表
網(wǎng)表也稱網(wǎng)絡(luò)表,顧名思義,就是網(wǎng)絡(luò)連接和聯(lián)系的表示,其內(nèi)容主要是電路圖中各個(gè)元件類型、封裝信息、連接流水序號(hào)等數(shù)據(jù)信息。在使用Altium designer進(jìn)行pcb設(shè)計(jì)時(shí),可以通過導(dǎo)入網(wǎng)絡(luò)連接關(guān)系進(jìn)行PCB的導(dǎo)入。當(dāng)今幾大主流PCB設(shè)計(jì)軟件都支持Altium Designer格式網(wǎng)表導(dǎo)出,這也極大地提高了Altium Designer對(duì)其他類設(shè)計(jì)軟件的兼容性,如圖8-10所示。 圖8-10 PCB的網(wǎng)表導(dǎo)入方法—殊途同歸
Protel網(wǎng)表的生成
(1)用Protel打開原理圖,在原理圖界面執(zhí)行菜單命令“Design-Create Netlist...”,如圖8-11所示,選擇輸出“Protel”的網(wǎng)表格式,并選擇應(yīng)用范圍“Active project”,單擊“OK”按鈕,即可進(jìn)行網(wǎng)表輸出。 (2)在輸出的網(wǎng)表上單擊鼠標(biāo)右鍵,選擇“Export...”命令,可以對(duì)產(chǎn)生的網(wǎng)表設(shè)置路徑查找,如圖8-12所示。 圖8-11 Protel網(wǎng)表輸出 圖8-12 網(wǎng)表的導(dǎo)出
Altium網(wǎng)表的生成
(1)在整個(gè)工程下,執(zhí)行菜單命令“設(shè)計(jì)-工程的網(wǎng)絡(luò)表-Protel”,如圖8-13所示,這個(gè)時(shí)候會(huì)在Generated文件目錄下生成一個(gè)包含整個(gè)工程的網(wǎng)表。 (2)單擊鼠標(biāo)右鍵,選擇“瀏覽”命令,尋到所在路徑,可以單獨(dú)調(diào)用該網(wǎng)表,如圖8-14所示。 圖8-13 網(wǎng)表的生成
圖8-14 網(wǎng)表的查找
擴(kuò)展知識(shí):由orcad原理圖生成Altium網(wǎng)表 (1)用allegro Design Entry CIS軟件打開OrCAD版本的原理圖,如圖8-15中左圖所示,一定要先選中主結(jié)構(gòu)的原理圖頁。 (2)執(zhí)行菜單命令“Tools-Create Netlist...”或者工具欄中的圖標(biāo)命令,如圖8-15中右圖所示,準(zhǔn)備對(duì)網(wǎng)表輸出進(jìn)行設(shè)置。 (3)執(zhí)行完第(2)步操作后,會(huì)進(jìn)入如圖8-16所示的網(wǎng)表輸出設(shè)置對(duì)話框。
圖8-15 選中原理圖并執(zhí)行命令 圖8-16 網(wǎng)表輸出設(shè)置 ① 選擇“Other”選項(xiàng)卡。 ②“Part Value”處輸入“{Value}”,
“PCB Footprint”處輸入“{PCB Footprint}” 。 ③ “Formatters”處選擇輸出網(wǎng)表格式,這里選擇“orprotel2.dll”格式。 ④ 設(shè)置好輸出路徑,單擊“確定”按鈕,網(wǎng)表創(chuàng)建完成。
|