電子產(chǎn)業(yè)一站式賦能平臺(tái)

PCB聯(lián)盟網(wǎng)

搜索
查看: 47|回復(fù): 0
收起左側(cè)

Chiplet異構(gòu)集成概述

[復(fù)制鏈接]

465

主題

465

帖子

3514

積分

四級(jí)會(huì)員

Rank: 4

積分
3514
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2024-9-3 08:02:00 | 只看該作者 |只看大圖 回帖獎(jiǎng)勵(lì) |倒序?yàn)g覽 |閱讀模式
引言隨著摩爾定律接近極限,半導(dǎo)體行業(yè)正在探索新方法來(lái)持續(xù)提高集成線路的性能、功率效率和成本效益。Chiplet異構(gòu)集成將傳統(tǒng)的片上系統(tǒng)(SoC)設(shè)計(jì)重新設(shè)計(jì)為更小的功能塊,稱為Chiplet。本文將探討Chiplet異構(gòu)集成的概念、優(yōu)勢(shì)、挑戰(zhàn)以及各種實(shí)現(xiàn)技術(shù)。  q  E; u; c% a
什么是Chiplet?Chiplet是功能性集成線路塊,通常由可重用的IP(知識(shí)產(chǎn)權(quán))塊組成。與將所有功能集成到單個(gè)整體芯片的傳統(tǒng)SoC不同,基于Chiplet的設(shè)計(jì)將這些功能分割成獨(dú)立的較小芯片,可以使用不同的工藝制造,然后使用先進(jìn)的封裝技術(shù)集成。7 h; z" B7 e8 X- c
2 r8 |  f: v% A# i, C3 u8 |2 ]
  }9 b5 T4 P5 g
圖1:兩種Chiplet異構(gòu)集成方法:(a)芯片分割和集成,(b)芯片分區(qū)和集成。
' g6 ~" z- J/ v$ \% zChiplet異構(gòu)集成的優(yōu)勢(shì)1. 良率提升:較小的芯片具有更高的良率,從而降低制造成本。圖2說(shuō)明了這一概念:) H6 V2 I9 G1 h& N, p0 s
: v3 ]  m, V& O1 @2 m
圖2:整體設(shè)計(jì)和各種Chiplet設(shè)計(jì)的良率與芯片尺寸的關(guān)系。2 c+ l) m+ \$ H% g) y: s3 `
2. 上市時(shí)間:芯片分區(qū)可以加快開(kāi)發(fā)速度。: v7 l# Z% C+ k, O/ S6 ?2 f4 g
3. 成本降低:AMD證明,使用Chiplet進(jìn)行CPU核心設(shè)計(jì)可以將32核CPU的硅設(shè)計(jì)和制造成本降低最多40%。
/ H& ]  ^% q0 b" x1 V# y4 g4. 散熱優(yōu)勢(shì):將芯片分散在封裝中可以改善熱管理。3 C$ k1 a  Y% Z% Q
Chiplet異構(gòu)集成的挑戰(zhàn)
  • 接口和復(fù)制邏輯需要額外面積
  • 更高的封裝成本
  • 增加的復(fù)雜性和設(shè)計(jì)工作
  • 需要適合Chiplet設(shè)計(jì)的新方法[/ol]
    : ]# R' Z$ }1 f: D. \4 c用于Chiplet集成的先進(jìn)封裝技術(shù)為支持Chiplet異構(gòu)集成,出現(xiàn)了幾種先進(jìn)的封裝技術(shù):1. 有機(jī)基板上的2D Chiplet集成:這種方法將Chiplet并排放置在有機(jī)基板上。AMD的EPYC處理器使用了這種技術(shù)。
    8 ]7 e, x9 |' Z: `$ v  k + d) B9 ^) X, h
    圖3:AMD第二代EPYC在有機(jī)基板上的2D Chiplet異構(gòu)集成。  ^) Y4 k2 M* [, g" n* \$ S$ Y
    2. 有機(jī)基板上的2.1D Chiplet集成:這種方法在有機(jī)基板上添加薄膜層,以提高互連密度。新光電氣的i-THOP(集成薄膜高密度有機(jī)封裝)是這種技術(shù)的一個(gè)例子。9 W2 C: r9 a6 P  Q1 U
    : h9 w6 Z3 x2 Z! ^/ ?! z: j9 W
    圖4:新光電氣在有機(jī)基板上的2.1D Chiplet異構(gòu)集成。1 V5 |2 I0 Z2 [/ W/ d
    硅中介層上的2.5D Chiplet集成這種技術(shù)使用帶有硅通孔(TSV)的無(wú)源硅中介層來(lái)連接Chiplet。臺(tái)積電的晶圓級(jí)封裝(CoWoS)是一個(gè)突出的例子。
      G' c6 q6 I! U
    ) p: c, V9 N( {8 _; L# u) y圖5:在無(wú)源TSV中介層上的2.5D(CoWoS-2) Chiplet異構(gòu)集成。/ x! F: b* m6 c+ ?
    3D Chiplet集成這種方法使用帶有TSV的有源中介層垂直堆疊Chiplet。英特爾的Foveros技術(shù)是這種技術(shù)的主要代表。
    8 O/ u, ]8 G9 o9 y8 G/ u
    7 {0 L) ^3 \" `/ j5 J4 i圖6:英特爾的3D Chiplet異構(gòu)集成(Foveros)。
    - f+ Q# G9 e! `1 S! ~帶硅橋的Chiplet集成這種方法在有機(jī)基板中嵌入硅橋來(lái)連接Chiplet。英特爾的EMIB(嵌入式多芯片互連橋)使用了這種方法。8 I# q0 o& v# y" J) m5 k, J

    $ {8 s4 j  x. B! `1 E圖7:英特爾在帶硅橋的有機(jī)基板上的Chiplet異構(gòu)集成(Agilex FPGA)。+ Q# p  B: `$ g  S9 ~- E
    封裝疊加(PoP) Chiplet集成這種技術(shù)垂直疊加封裝,通常結(jié)合邏輯和存儲(chǔ)Chiplet。蘋(píng)果的A系列處理器使用這種方法,結(jié)合臺(tái)積電的InFO(集成扇出)技術(shù)。
      }* [3 b; Y' }; {8 A
    ' u" N; v, M0 ]/ ^, K# o! M: s1 s4 H圖8:蘋(píng)果iPhone的PoP InFO Chiplet異構(gòu)集成。
    / e& d4 w) w' R1 R& P. v案例研究:1. AMD的EPYC處理器:AMD的第二代EPYC服務(wù)器處理器展示了Chiplet設(shè)計(jì)的強(qiáng)大功能。通過(guò)使用Chiplet,AMD實(shí)現(xiàn)了比整體設(shè)計(jì)更高的核心數(shù)和性能,同時(shí)還降低了成本。4 F7 X& }" d" H7 d  o9 ?
    7 f) T- m) a4 }6 V, l
    圖9:AMD的芯片成本比較:Chiplet(7 nm + 12 nm)與整體(7 nm)。1 l& p' n# [$ ~7 ^+ R
    2. 英特爾的Lakefield處理器:英特爾的Lakefield移動(dòng)處理器使用Foveros 3D封裝技術(shù)垂直堆疊Chiplet。這種方法可以在適合移動(dòng)設(shè)備的緊湊形態(tài)下實(shí)現(xiàn)高性能。
    8 \" E! q( d6 w, m8 E: M: g   |; `5 L4 z4 ?/ I- M& ?
    圖10:使用Foveros技術(shù)的英特爾Lakefield移動(dòng)處理器。
    3 y# w* B% q( I! S/ {1 N# ^- G ) P( C) o7 z7 V6 V7 F0 t. t
    圖11:Lakefield處理器橫截面的掃描電子顯微鏡圖像。6 q. `  O' w5 b6 O  S6 n
    未來(lái)趨勢(shì)半導(dǎo)體行業(yè)在Chiplet集成技術(shù)方面不斷創(chuàng)新,些新興趨勢(shì)包括:1. 更細(xì)的互連間距:英特爾已經(jīng)展示了10 μm間距的混合鍵合技術(shù),相比Lakefield使用的50 μm間距有了顯著提升。+ ~; T9 s1 M3 h% m/ ^' s

    1 b$ R% H+ V4 U; f1 a! \3 t圖12:英特爾的Foveros技術(shù):微凸點(diǎn)(50 μm間距)和無(wú)凸點(diǎn)(10 μm間距)技術(shù)對(duì)比。1 Z9 G+ ~( }; Z, `5 k0 ?
    2. 3DFabric集成:臺(tái)積電的3DFabric技術(shù)為Chiplet集成提供全面的平臺(tái),涵蓋前端到后端的工藝。
    & V3 R) O( s  r7 K' Y " Q  ^7 N4 @: _- }  ^3 @# r
    圖13:臺(tái)積電3DFabric集成概念。
      k# X8 d$ h4 b- p: T" _% V3. 混合鍵合:臺(tái)積電的集成芯片系統(tǒng)(SoIC)技術(shù)使用混合鍵合進(jìn)行芯片到芯片和芯片到晶圓的集成,與傳統(tǒng)的微凸點(diǎn)方法相比,提供了更好的熱性能和能量性能。
    # j! w5 j- Q. E% i7 E9 g/ i
    9 Z' }8 N: q) @! M; a, j圖14:SoIC與傳統(tǒng)3D IC的熱性能和能量性能比較。
    8 l6 q! q8 y+ f7 z結(jié)論Chiplet異構(gòu)集成代表了半導(dǎo)體設(shè)計(jì)和封裝的范式轉(zhuǎn)變。通過(guò)將復(fù)雜系統(tǒng)分解為更小、更易管理的Chiplet,制造商可以優(yōu)化性能、降低成本并縮短上市時(shí)間。雖然在標(biāo)準(zhǔn)化和設(shè)計(jì)工具方面仍然存在挑戰(zhàn),但基于Chiplet設(shè)計(jì)的潛在優(yōu)勢(shì)正在推動(dòng)行業(yè)快速創(chuàng)新。! b4 N- K5 {3 E" T# i* k8 V
    展望未來(lái),可以預(yù)期Chiplet集成技術(shù)將繼續(xù)進(jìn)步,包括更細(xì)的互連間距、改進(jìn)的熱管理和更復(fù)雜的3D集成技術(shù)。AMD EPYC處理器和英特爾Lakefield等產(chǎn)品的成功證明了基于Chiplet設(shè)計(jì)的可行性和潛力。- N; l9 P! ~! n9 v
    對(duì)于希望利用Chiplet技術(shù)的公司來(lái)說(shuō),權(quán)衡不同集成方法之間的利弊,并選擇最適合其特定應(yīng)用需求、性能目標(biāo)和成本限制的方法非常重要。隨著生態(tài)系統(tǒng)的成熟和標(biāo)準(zhǔn)的出現(xiàn),Chiplet異構(gòu)集成將在塑造半導(dǎo)體設(shè)計(jì)和制造的未來(lái)方面發(fā)揮重要作用。
    * i+ S- v6 k8 [
    參考文獻(xiàn)J. H. Lau, "Semiconductor Advanced Packaging," Singapore: Springer Nature Singapore Pte Ltd., 2021.
    1 B- T9 |1 y6 T
    , Q. j1 }5 T' L! X- J7 N  b- END -
    8 ]7 i2 x, ^) i0 ]' O* n! J
    4 N1 g' m7 m0 `2 ]& Y軟件申請(qǐng)我們歡迎化合物/硅基光電子芯片的研究人員和工程師申請(qǐng)?bào)w驗(yàn)免費(fèi)版PIC Studio軟件。無(wú)論是研究還是商業(yè)應(yīng)用,PIC Studio都可提升您的工作效能。/ x+ o/ r2 l+ j: R, M% X5 d% i
    點(diǎn)擊左下角"閱讀原文"馬上申請(qǐng)
    / ^2 C/ J% M% J4 M1 l$ d# S9 l3 M( I& M5 _/ u
    歡迎轉(zhuǎn)載1 Q5 R8 {  B. s: s& n' `

    # M5 v2 ?4 u! I1 w! [) f& f1 A$ t轉(zhuǎn)載請(qǐng)注明出處,請(qǐng)勿修改內(nèi)容和刪除作者信息!
    ; e+ Y7 i) x, D6 J  G/ P9 s3 |5 j3 [$ d

    ( A- c5 F/ |* G/ @9 }$ E% ~

    , E+ o# E9 S1 H  V; L4 Z; l " ]/ O+ H! Z- M: y& A

    8 B% x6 q7 `; m9 I* V( p" J& l關(guān)注我們$ m  }; u' x5 P  i% ^) [
    & U) b2 k9 m! Q' g

      m. T5 V% j4 Y! g/ @2 s8 _# Y
    5 w1 _- x5 t% t1 Q. |3 C1 `

    : {# ]- z; r: ?( s
    # `4 R+ u% w: }, v( ?

    * |, ^2 m% H/ D# `
    ' D" o- J! }' {+ G! R/ E8 l- ^
                          : X: x) i* T" H) r
    : K1 G' x" o5 z0 E+ `9 V- L# a0 Z

    3 t. Q( n/ \# u  q' o; Y, D; T
    % v. |4 ^6 X4 r+ m. C關(guān)于我們:% u3 K0 d9 p) D$ B
    深圳逍遙科技有限公司(Latitude Design Automation Inc.)是一家專注于半導(dǎo)體芯片設(shè)計(jì)自動(dòng)化(EDA)的高科技軟件公司。我們自主開(kāi)發(fā)特色工藝芯片設(shè)計(jì)和仿真軟件,提供成熟的設(shè)計(jì)解決方案如PIC Studio、MEMS Studio和Meta Studio,分別針對(duì)光電芯片、微機(jī)電系統(tǒng)、超透鏡的設(shè)計(jì)與仿真。我們提供特色工藝的半導(dǎo)體芯片集成電路版圖、IP和PDK工程服務(wù),廣泛服務(wù)于光通訊、光計(jì)算、光量子通信和微納光子器件領(lǐng)域的頭部客戶。逍遙科技與國(guó)內(nèi)外晶圓代工廠及硅光/MEMS中試線合作,推動(dòng)特色工藝半導(dǎo)體產(chǎn)業(yè)鏈發(fā)展,致力于為客戶提供前沿技術(shù)與服務(wù)。8 a. ]0 t9 b0 a. D
    6 S; M5 c; ]' E7 g' c
    http://www.latitudeda.com/) |8 Y" v; r4 u# J5 ]
    (點(diǎn)擊上方名片關(guān)注我們,發(fā)現(xiàn)更多精彩內(nèi)容)
  • 發(fā)表回復(fù)

    本版積分規(guī)則

    關(guān)閉

    站長(zhǎng)推薦上一條 /1 下一條


    聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表