電子產(chǎn)業(yè)一站式賦能平臺(tái)

PCB聯(lián)盟網(wǎng)

搜索
查看: 39|回復(fù): 0
收起左側(cè)

Chiplet異構(gòu)集成概述

[復(fù)制鏈接]

465

主題

465

帖子

3514

積分

四級(jí)會(huì)員

Rank: 4

積分
3514
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2024-9-3 08:02:00 | 只看該作者 |只看大圖 回帖獎(jiǎng)勵(lì) |倒序?yàn)g覽 |閱讀模式
引言隨著摩爾定律接近極限,半導(dǎo)體行業(yè)正在探索新方法來(lái)持續(xù)提高集成線路的性能、功率效率和成本效益。Chiplet異構(gòu)集成將傳統(tǒng)的片上系統(tǒng)(SoC)設(shè)計(jì)重新設(shè)計(jì)為更小的功能塊,稱為Chiplet。本文將探討Chiplet異構(gòu)集成的概念、優(yōu)勢(shì)、挑戰(zhàn)以及各種實(shí)現(xiàn)技術(shù)。" a  F% K) @$ z( h: M' [
什么是Chiplet?Chiplet是功能性集成線路塊,通常由可重用的IP(知識(shí)產(chǎn)權(quán))塊組成。與將所有功能集成到單個(gè)整體芯片的傳統(tǒng)SoC不同,基于Chiplet的設(shè)計(jì)將這些功能分割成獨(dú)立的較小芯片,可以使用不同的工藝制造,然后使用先進(jìn)的封裝技術(shù)集成。
/ i2 B  f# T& s3 e& n+ p- R( F) _- G, r9 Y' i! y+ W
! p9 d3 [7 M( }& B
圖1:兩種Chiplet異構(gòu)集成方法:(a)芯片分割和集成,(b)芯片分區(qū)和集成。# G( R! J3 C1 u: I8 W" C
Chiplet異構(gòu)集成的優(yōu)勢(shì)1. 良率提升:較小的芯片具有更高的良率,從而降低制造成本。圖2說(shuō)明了這一概念:4 f: W' k. m4 k" r; B1 f7 X. |1 s7 W
) ]4 T, g( ^! M$ \7 x
圖2:整體設(shè)計(jì)和各種Chiplet設(shè)計(jì)的良率與芯片尺寸的關(guān)系。
8 @' N+ X1 j: H2. 上市時(shí)間:芯片分區(qū)可以加快開(kāi)發(fā)速度。
5 A" N& c3 g+ ~& h. c; G8 y3. 成本降低:AMD證明,使用Chiplet進(jìn)行CPU核心設(shè)計(jì)可以將32核CPU的硅設(shè)計(jì)和制造成本降低最多40%。
! V% H! j6 ?7 f4. 散熱優(yōu)勢(shì):將芯片分散在封裝中可以改善熱管理。" _0 P; d6 W" ~) J" F7 g
Chiplet異構(gòu)集成的挑戰(zhàn)
  • 接口和復(fù)制邏輯需要額外面積
  • 更高的封裝成本
  • 增加的復(fù)雜性和設(shè)計(jì)工作
  • 需要適合Chiplet設(shè)計(jì)的新方法[/ol]9 E: `4 S! m2 R% {/ Z
    用于Chiplet集成的先進(jìn)封裝技術(shù)為支持Chiplet異構(gòu)集成,出現(xiàn)了幾種先進(jìn)的封裝技術(shù):1. 有機(jī)基板上的2D Chiplet集成:這種方法將Chiplet并排放置在有機(jī)基板上。AMD的EPYC處理器使用了這種技術(shù)。- ]. t$ H- g6 N. K( p  z- W7 v
    3 C7 g& ?- O& v- f5 s$ q3 r( `
    圖3:AMD第二代EPYC在有機(jī)基板上的2D Chiplet異構(gòu)集成。4 q  Z4 \# G$ `; D0 ^* D. P6 H) h
    2. 有機(jī)基板上的2.1D Chiplet集成:這種方法在有機(jī)基板上添加薄膜層,以提高互連密度。新光電氣的i-THOP(集成薄膜高密度有機(jī)封裝)是這種技術(shù)的一個(gè)例子。
    1 m2 \5 c0 g% o1 B( p
    ) R3 `2 l" \. _+ t圖4:新光電氣在有機(jī)基板上的2.1D Chiplet異構(gòu)集成。
    5 k4 \; f" ]7 l2 S2 K- Z硅中介層上的2.5D Chiplet集成這種技術(shù)使用帶有硅通孔(TSV)的無(wú)源硅中介層來(lái)連接Chiplet。臺(tái)積電的晶圓級(jí)封裝(CoWoS)是一個(gè)突出的例子。
    ' f" |& T. _' W. |4 N& G$ E" D
    9 }) t' E) J0 L0 o1 o圖5:在無(wú)源TSV中介層上的2.5D(CoWoS-2) Chiplet異構(gòu)集成。
    9 h& B0 M! {! N  I% |1 {& L3D Chiplet集成這種方法使用帶有TSV的有源中介層垂直堆疊Chiplet。英特爾的Foveros技術(shù)是這種技術(shù)的主要代表。
    ( B. R5 `' d1 d% v! U ' x+ f+ B- R1 ]- K, U$ Q* T8 K
    圖6:英特爾的3D Chiplet異構(gòu)集成(Foveros)。  c) V% R; m  [: ~2 X. ^; i" `* U) ]
    帶硅橋的Chiplet集成這種方法在有機(jī)基板中嵌入硅橋來(lái)連接Chiplet。英特爾的EMIB(嵌入式多芯片互連橋)使用了這種方法。
    7 L5 D4 `' K( v3 v( D# M
    ( @- ]% v% @$ Z7 f% {* X% D0 U' x圖7:英特爾在帶硅橋的有機(jī)基板上的Chiplet異構(gòu)集成(Agilex FPGA)。; K0 K0 }: K$ i, g# C, j( e, F
    封裝疊加(PoP) Chiplet集成這種技術(shù)垂直疊加封裝,通常結(jié)合邏輯和存儲(chǔ)Chiplet。蘋果的A系列處理器使用這種方法,結(jié)合臺(tái)積電的InFO(集成扇出)技術(shù)。
    2 s' O0 b: o3 V; Q7 Y
    2 f& n/ p6 A) M, w- a( [7 j圖8:蘋果iPhone的PoP InFO Chiplet異構(gòu)集成。
    * y; [, B) {" w5 b! c/ M4 N案例研究:1. AMD的EPYC處理器:AMD的第二代EPYC服務(wù)器處理器展示了Chiplet設(shè)計(jì)的強(qiáng)大功能。通過(guò)使用Chiplet,AMD實(shí)現(xiàn)了比整體設(shè)計(jì)更高的核心數(shù)和性能,同時(shí)還降低了成本。2 E: S2 U, J7 \( ~
    6 Z' D; n8 H! n
    圖9:AMD的芯片成本比較:Chiplet(7 nm + 12 nm)與整體(7 nm)。
    - ~" A; [& A8 N$ p2. 英特爾的Lakefield處理器:英特爾的Lakefield移動(dòng)處理器使用Foveros 3D封裝技術(shù)垂直堆疊Chiplet。這種方法可以在適合移動(dòng)設(shè)備的緊湊形態(tài)下實(shí)現(xiàn)高性能。
    % [1 h+ v3 k' k6 `& X2 I6 v! l
    ' H3 N! P; ?6 n) m, _9 M- e; y' H" y圖10:使用Foveros技術(shù)的英特爾Lakefield移動(dòng)處理器。- L3 d6 c: p0 E
    4 P, u* q3 a9 r0 k3 N8 _
    圖11:Lakefield處理器橫截面的掃描電子顯微鏡圖像。5 m9 N' m; U1 O
    未來(lái)趨勢(shì)半導(dǎo)體行業(yè)在Chiplet集成技術(shù)方面不斷創(chuàng)新,些新興趨勢(shì)包括:1. 更細(xì)的互連間距:英特爾已經(jīng)展示了10 μm間距的混合鍵合技術(shù),相比Lakefield使用的50 μm間距有了顯著提升。$ Y" r2 l1 f( ^8 G* a6 b. u

    ; r- v8 Q+ u3 z6 i7 m/ W# Z圖12:英特爾的Foveros技術(shù):微凸點(diǎn)(50 μm間距)和無(wú)凸點(diǎn)(10 μm間距)技術(shù)對(duì)比。
    * `. f1 l$ J+ X5 F2. 3DFabric集成:臺(tái)積電的3DFabric技術(shù)為Chiplet集成提供全面的平臺(tái),涵蓋前端到后端的工藝。: f& I1 s' X# X7 U: Z
    ' J. j5 _5 N/ q1 P" d
    圖13:臺(tái)積電3DFabric集成概念。8 \6 k  {9 l; V% i( n# t
    3. 混合鍵合:臺(tái)積電的集成芯片系統(tǒng)(SoIC)技術(shù)使用混合鍵合進(jìn)行芯片到芯片和芯片到晶圓的集成,與傳統(tǒng)的微凸點(diǎn)方法相比,提供了更好的熱性能和能量性能。9 N; l* [( q+ b0 f: q) w' G' `
    / I2 L9 v1 N: E' V1 @- k! ~
    圖14:SoIC與傳統(tǒng)3D IC的熱性能和能量性能比較。0 M- r3 m1 d, G9 c8 y. y
    結(jié)論Chiplet異構(gòu)集成代表了半導(dǎo)體設(shè)計(jì)和封裝的范式轉(zhuǎn)變。通過(guò)將復(fù)雜系統(tǒng)分解為更小、更易管理的Chiplet,制造商可以優(yōu)化性能、降低成本并縮短上市時(shí)間。雖然在標(biāo)準(zhǔn)化和設(shè)計(jì)工具方面仍然存在挑戰(zhàn),但基于Chiplet設(shè)計(jì)的潛在優(yōu)勢(shì)正在推動(dòng)行業(yè)快速創(chuàng)新。8 H7 X+ G1 J9 \
    展望未來(lái),可以預(yù)期Chiplet集成技術(shù)將繼續(xù)進(jìn)步,包括更細(xì)的互連間距、改進(jìn)的熱管理和更復(fù)雜的3D集成技術(shù)。AMD EPYC處理器和英特爾Lakefield等產(chǎn)品的成功證明了基于Chiplet設(shè)計(jì)的可行性和潛力。
    5 v$ u' Y% y" x  D" m對(duì)于希望利用Chiplet技術(shù)的公司來(lái)說(shuō),權(quán)衡不同集成方法之間的利弊,并選擇最適合其特定應(yīng)用需求、性能目標(biāo)和成本限制的方法非常重要。隨著生態(tài)系統(tǒng)的成熟和標(biāo)準(zhǔn)的出現(xiàn),Chiplet異構(gòu)集成將在塑造半導(dǎo)體設(shè)計(jì)和制造的未來(lái)方面發(fā)揮重要作用。
    2 `; d3 `2 L" w0 ?2 x
    參考文獻(xiàn)J. H. Lau, "Semiconductor Advanced Packaging," Singapore: Springer Nature Singapore Pte Ltd., 2021.
    & u, ^- N4 s- Y9 X2 I
    . S; ~, P; q9 m# q1 _  o. n' f- END -( [& P3 C# a5 X% t' i; l9 o3 `' R2 p
      t8 e( u; N+ O. Y) g" p
    軟件申請(qǐng)我們歡迎化合物/硅基光電子芯片的研究人員和工程師申請(qǐng)?bào)w驗(yàn)免費(fèi)版PIC Studio軟件。無(wú)論是研究還是商業(yè)應(yīng)用,PIC Studio都可提升您的工作效能。& n% I& I- b. w& Y, J: c
    點(diǎn)擊左下角"閱讀原文"馬上申請(qǐng)3 j$ y3 t4 Z$ R* F$ k9 P
    / ~3 N( A! P3 J; D1 b+ E
    歡迎轉(zhuǎn)載6 L% X7 U& K7 c0 D
    % e) E+ \) M; ~" Q( n& y. u
    轉(zhuǎn)載請(qǐng)注明出處,請(qǐng)勿修改內(nèi)容和刪除作者信息!
    + r% Q* q" Y2 F0 V+ F: K3 Y! K! V; e" X6 f1 G9 D2 o
    8 Q' |! |& I  D) N" c  D
    ! U% |- p6 O( ]1 `

    : M2 [# _( ?1 E( G
    ) t: X0 ?/ ~* T7 f- A關(guān)注我們3 O, `' l5 Z0 y* j: v$ q" m8 ?) A% K
    " k( l3 j& M1 T5 d$ v  a

    7 H9 P+ w  W5 X& J, j + c' B1 w/ H1 e5 G' |
    4 q7 j" U4 E+ t3 X9 r

    ( `: y1 G5 Q: t' G

    " H0 K6 I0 y" f3 \" |3 Y 1 P' _8 u8 N# e
                          ) N# |7 f+ U0 k2 b+ J. N$ x" n
    + C* ^% e7 a* V6 l( F( P
    $ I, M$ d2 l& [6 A( n$ i, M' D- b
    4 D% `  {  f0 h7 R
    關(guān)于我們:
    : g! A. b; U7 D  \2 y5 w0 U深圳逍遙科技有限公司(Latitude Design Automation Inc.)是一家專注于半導(dǎo)體芯片設(shè)計(jì)自動(dòng)化(EDA)的高科技軟件公司。我們自主開(kāi)發(fā)特色工藝芯片設(shè)計(jì)和仿真軟件,提供成熟的設(shè)計(jì)解決方案如PIC Studio、MEMS Studio和Meta Studio,分別針對(duì)光電芯片、微機(jī)電系統(tǒng)、超透鏡的設(shè)計(jì)與仿真。我們提供特色工藝的半導(dǎo)體芯片集成電路版圖、IP和PDK工程服務(wù),廣泛服務(wù)于光通訊、光計(jì)算、光量子通信和微納光子器件領(lǐng)域的頭部客戶。逍遙科技與國(guó)內(nèi)外晶圓代工廠及硅光/MEMS中試線合作,推動(dòng)特色工藝半導(dǎo)體產(chǎn)業(yè)鏈發(fā)展,致力于為客戶提供前沿技術(shù)與服務(wù)。& S" {' v4 h/ ]) d  P" \
    8 b2 H, z* `1 L. s6 x
    http://www.latitudeda.com/" X  K! _! c) e+ [6 r8 D
    (點(diǎn)擊上方名片關(guān)注我們,發(fā)現(xiàn)更多精彩內(nèi)容)
  • 發(fā)表回復(fù)

    本版積分規(guī)則

    關(guān)閉

    站長(zhǎng)推薦上一條 /1 下一條


    聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表