DSI和CSI在布局時遠離干擾源(5組差分線)防止其他信號干擾到差分信號的傳輸速率和質(zhì)量; 顯示接口靠近板邊放置方便插拔; 主芯片與顯示接口的位置不要放置太遠,減小走線長度,走線屬于高速信號; 建議添加靜電器件(靜電器件靠近座子擺放) MIPI走線時差分阻抗為100ohm,設計為6層板時,單端走線為5mil,差分走線設置4/8mil;走線盡量走內(nèi)層靠近GND層,以減少電磁干擾,如果走表層進行包地處理或者遠離其他信號20mil以上; 差分信號要做等長,對內(nèi)保證5mil誤差,差分對之間保證10mil誤差,進行立體包地并沒隔3-5MM打過地孔;
|