電子產(chǎn)業(yè)一站式賦能平臺

PCB聯(lián)盟網(wǎng)

搜索
查看: 52|回復: 6
收起左側

[作業(yè)已審核] 王楊——_常用存儲器設計兩片DDR(T點)的PCB作業(yè)

[復制鏈接]

21

主題

55

帖子

557

積分

二級會員

Rank: 2

積分
557
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2024-12-6 09:35:17 | 只看該作者 |只看大圖 回帖獎勵 |正序瀏覽 |閱讀模式
DDR布線要求:①特性阻抗:單端50歐,差分100歐②數(shù)據(jù)線每組盡量走在同一層(D0~D7,LDM,LDQS),(D8~D15,UDM,UDQS )*信號線的間距滿足3W原則,數(shù)據(jù)線、地址(控制)線、時鐘線之間的距離保持20mil以上或至少3W④空間允許的情況下,應該在它們走線之間加一根地線進行隔離。地線寬度推薦為15-30mil*VREF電源走線先經(jīng)過電容再進入管腳,Vref電源走線線寬推薦不小于20mil,與同層其他信號線間距最好20mil以上。⑥所有信號線都不得跨分割,且有完整的參考平面,換層時,如果改變了參考層,要注意考慮增加回流地過孔或退藕電容。⑦兩片以上的DDR布線拓撲結構優(yōu)選遠端分支,T點的過孔打在兩片DDR中間;*菊花鏈需得到仿真驗證或芯片layout Guide要求。*所有DDR信號距離相應參考平面邊沿至少30-40mil。任何非DDR部分的信號不得以DDR電源為參考。
作業(yè):http://justinreifeis.com/forum.php?mod=attachment&aid=MTkyNzIzfDEyN2JiZWZmMzg1MDUyZWEwZjc5NGU1ODkwNjZmYzU5fDE3MzQ4OTc0MzM%3D&request=yes&_f=.brd

回復

使用道具 舉報

7#
發(fā)表于 2024-12-6 14:18:24 | 只看該作者
銅皮更新一下

截圖202412061418098345.png (16.26 KB, 下載次數(shù): 1)

截圖202412061418098345.png
回復 支持 反對

使用道具 舉報

6#
發(fā)表于 2024-12-6 14:15:22 | 只看該作者
BGA電源管腳走線和焊盤一樣寬

截圖202412061414503292.png (15.79 KB, 下載次數(shù): 0)

截圖202412061414503292.png
回復 支持 反對

使用道具 舉報

5#
發(fā)表于 2024-12-6 14:12:08 | 只看該作者
修平整

截圖202412061411561373.png (11.93 KB, 下載次數(shù): 1)

截圖202412061411561373.png
回復 支持 反對

使用道具 舉報

地板
發(fā)表于 2024-12-6 14:11:25 | 只看該作者
表層差分不能這樣走線

截圖202412061411134466.png (10.08 KB, 下載次數(shù): 1)

截圖202412061411134466.png
回復 支持 反對

使用道具 舉報

板凳
發(fā)表于 2024-12-6 14:09:18 | 只看該作者
間距不一樣以及過孔出線方式

截圖202412061408494609.png (22.73 KB, 下載次數(shù): 1)

截圖202412061408494609.png
回復 支持 反對

使用道具 舉報

沙發(fā)
發(fā)表于 2024-12-6 14:04:43 | 只看該作者
漏連接以及間距報錯

截圖202412061403555866.png (19.54 KB, 下載次數(shù): 1)

截圖202412061403555866.png

截圖202412061404151139.png (17.64 KB, 下載次數(shù): 1)

截圖202412061404151139.png

截圖202412061404297288.png (21.09 KB, 下載次數(shù): 1)

截圖202412061404297288.png
回復 支持 反對

使用道具 舉報

發(fā)表回復

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則


聯(lián)系客服 關注微信 下載APP 返回頂部 返回列表