作者 | 黃剛(一博科技高速先生團隊隊員)- s7 M' q, I4 B* K( x
$ L# i5 V( A$ S+ D Q+ N0 e隨著高速先生接觸的PCB工程師越來越多,我們會發(fā)現(xiàn)這樣一個問題,很多PCB工程師只關(guān)注它們的設(shè)計,認為只要設(shè)計能實現(xiàn)就不會有問題,卻很少去想想設(shè)計與加工的偏差,那么設(shè)計和加工的偏差到底會對高速信號帶來多大的影響呢?
; C0 W" P/ \: n, T; A9 ^4 K/ R5 ~* H' b
我們高速先生對這方面也一直有去追蹤研究,之前也零零散散的發(fā)過不少文章去分析設(shè)計與加工的偏差對高速信號帶來的影響。這不,本年的DesignCON文章也找到了一篇關(guān)于這方面的研究,讓我們一起來看看哈。
4 v7 w) M$ o3 I- C/ I$ M2 Z) S3 K3 s" P/ @/ @
文章的題目專門強調(diào)了在112Gbps的前提下的研究,明顯是為了跟上目前高速發(fā)展的潮流而寫的。而hidden“隱藏”這個詞則恰好表現(xiàn)出容易被pcb設(shè)計工程師所忽略的問題,也就是本文要講的設(shè)計與加工的差異帶來的影響,而且本文還給出了不少仿真的案例來量化這種影響。1 J' Z( E x4 X8 E, f& z, x3 K
1 x- Y! a* ]: N& u
首先肯定要來一個開場白,表明112Gbps已經(jīng)是非常非常高的帶寬了,影響的頻率甚至去到了80GHz那么高。3 M( G2 ^+ {% `) F+ `! j) c
9 m/ N6 G) R& D" M* [8 B
然后列出了本文要研究的主要內(nèi)容,包括了展示一些加工的測試數(shù)據(jù),然后重點講了高速信號常見的兩個阻抗不連續(xù)點的設(shè)計與加工偏差,也就是交流耦合電容和過孔。! u4 l$ K0 L+ L$ U) T8 s
/ L: [- F" w) S3 E1 F" S: I$ A7 n
在第一部分加工的測試數(shù)據(jù)方面,本文也給出了不少的數(shù)據(jù),包括了微帶線的切片圖如下:
! I" @3 U' f2 W7 w K8 u( s1 ]
還有就是測試探針pad的X光圖,充分說明了pad與過孔之間,過孔與過孔之間的加工偏差。
6 ?! T* \' b1 Z& H5 q% J
. M: I) g, V3 j$ K ! N; U5 X7 w1 V+ X
6 P u J( ] f9 f7 r% E( ?還有就是普通過孔和pad之間的偏移以及背鉆留下的stub的長度。$ b$ M% l8 c8 }! D, ^' [
& n0 q4 y: i/ b, X) M* m5 ~2 j
& l/ m( K, `5 K3 M" }
1 t/ w& ^# s6 t; q" o8 U
展示完一些“赤裸裸”的數(shù)據(jù)后,文章進入到量化的階段,用仿真的數(shù)據(jù)給大家講解了到底這種偏差會對高速信號帶來多大的影響。) X) g+ Y" f+ G+ ]
( j1 M; v) s( |. ~& S本文首先分析的是交流耦合電容的仿真結(jié)果。7 V% u E' n- f: E1 G
* m8 g" {6 }% m& x6 ~- B! r) ~
如下圖,如果加工帶來下面參考層有5mil的偏移的話。會有什么問題呢?: u" `/ m$ y" P/ g* Z
; D* c0 c/ x r N* N6 f
從仿真結(jié)果可以看到,對該部分的阻抗影響超過了20歐姆,影響非常非常的巨大。6 y2 c" b% v9 j2 A& `+ c
) S9 z- X8 s. _# X接著本文又展示了另外一個影響高速信號的因素,那就是過孔。高速先生對過孔的研究可以說是非常非常的多,也包括了本文下面的仿真,高速先生也曾經(jīng)嘗試過。可以看到,過孔如果存在加工的偏移,例如過孔本身的偏移,pad的偏移,反焊盤的偏移,都會對過孔的阻抗帶來不小的影響。, u' w1 {( t4 Y
9 k3 K! V# p6 R4 [
例如下面的例子,從仿真就可以告訴大家,如果過孔的鉆孔位置偏移哪怕只是1到2mil ,都會對阻抗帶來很大比例的差異。
/ y7 h0 l \& c3 B0 a2 y8 o+ |( U: @3 J7 d7 `6 n
高速先生在B站更新原創(chuàng)短視頻了,學習更多高速PCB設(shè)計、仿真實操及案例,就趕快關(guān)注起來吧。昵稱:一博高速先生
& }( B( z. i! l) Z' o
. `+ u5 L1 t+ _4 ?) a |