電子產(chǎn)業(yè)一站式賦能平臺

PCB聯(lián)盟網(wǎng)

搜索
查看: 1550|回復(fù): 2
收起左側(cè)

[其他] 四層板PCI+FPGA數(shù)據(jù)采集開發(fā)板

[復(fù)制鏈接]

0

主題

3

帖子

16

積分

一級會(huì)員

Rank: 1

積分
16
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2023-9-11 17:40:02 | 只看該作者 回帖獎(jiǎng)勵(lì) |倒序?yàn)g覽 |閱讀模式
本帖最后由 15263748016 于 2023-9-11 17:41 編輯


資料包含Protel電路原理圖,四層板PCB圖,【硬件資源】1 FPGA芯片:標(biāo)準(zhǔn)版:EP1C6Q240, 包括12,060LEs,相當(dāng)于15萬門左右增強(qiáng)版:EP1C12Q240,包括12,060LEs,相當(dāng)于30萬門左右2 配置芯片:增強(qiáng)版:EPCS1,1Mbit儲(chǔ)存量,支持AS和JTAG兩種配置模式增強(qiáng)版:EPCS4,4Mbit儲(chǔ)存量,支持AS和JTAG兩種配置模式3 8M Byte 高速SDARM一片2M×32Bit SDRAM ,4個(gè)Bank,最高166MHz讀寫速度;4 LVDS擴(kuò)展接口(DB62接口)同時(shí)提供提供:12路LVDS信號輸出;12路LVDS信號輸入;12路LVTTL信號(輸入輸出可編程)5 RedLogic擴(kuò)展接口(VME48接口)提供32路LVTTL信號,其中包括一路專用時(shí)鐘輸入和一路專用時(shí)鐘輸出.通過相應(yīng)的擴(kuò)展板,可以實(shí)現(xiàn)Video,Audio和高速AD/DA等應(yīng)用。用戶也可以開發(fā)自己定義的接口板。Red Cyclone 開發(fā)板為基于PCI 高速數(shù)據(jù)采集和基于LVDS 接口的高速數(shù)據(jù)采集處理提供解決方案。開發(fā)平臺基于Altera Cyclone FPGA 和PLX PCI9054, 技術(shù)成熟,性能穩(wěn)定,兼容性好。Red Cyclone 開發(fā)板具有完整的參考設(shè)計(jì),包括FPGA 代碼,驅(qū)動(dòng)程序,應(yīng)用程序等,可以作為項(xiàng)目開發(fā)的模板,極大的縮減項(xiàng)目開發(fā)的周期。Red Cyclone 開發(fā)板具有良好的擴(kuò)展性,可以擴(kuò)展音頻輸入輸出卡,視頻輸入輸出卡,高速AD/DA 卡等。Red Cyclone 開發(fā)板分為標(biāo)準(zhǔn)版和增強(qiáng)版。標(biāo)準(zhǔn)版采用240-PIN PQFP 封裝的Altera Cyclone EP1C6Q240 FPGA,具有5980 個(gè)邏輯單元(約15 萬門)和92160 位片內(nèi)存儲(chǔ)器;增強(qiáng)版采用240-PIN PQFP 封裝的Altera Cyclone EP1C12Q240 FPGA,具有12060 個(gè)邏輯單元(約30 萬門)和位片內(nèi)存儲(chǔ)器。兩個(gè)版本都提供了如下的硬件資源:z提供1Mbit EPCS1(標(biāo)準(zhǔn)版)/ 4Mbit EPCS4 (增強(qiáng)版)配置芯片,用于對FPGA 進(jìn)行Active Serial 模式編程;z 提供一個(gè)8MB MT48LC2M32B2(512K x 32 x 4 banks)SDRAM,支持高達(dá)166MHz 的讀寫速度;z 提供一個(gè)PLX PCI9054 32bit/33MHz PCI 接口芯片;z 提供一個(gè)40MHz 晶振作為系統(tǒng)時(shí)鐘,同時(shí)提供一個(gè)可選時(shí)鐘封裝連接到FPGA;z 提供4 個(gè)LED 連接到FPGA 的普通I/O,同時(shí)提供一個(gè)外接電源指示燈;z 提供一個(gè)JTAG 連接器和一個(gè)AS 連接器,為FPGA 提供兩種編程模式;z 提供RedLogic 擴(kuò)展接口(VME_DIS 接口),提供32 路LVTTL 信號,其中包括一路專用時(shí)鐘輸入和一路專用時(shí)鐘輸出.通過相應(yīng)的擴(kuò)展板,可以實(shí)現(xiàn)Video,Audio 和高速AD/DA 等應(yīng)用。用戶也可以開發(fā)自己定義的接口板。z 提供LVDS 擴(kuò)展接口(DB62 接口)?赏瑫r(shí)提供12 路LVDS 信號輸出,由3 個(gè)DS90LV047 共12 路3V CMOS-LVDS 轉(zhuǎn)換器組成,最高可支持400Mbps(200MHz)轉(zhuǎn)換頻率;12 路LVDS 信號輸入,由3 個(gè)DS90LV048共12 路LVDS-3V CMOS 轉(zhuǎn)換器組成,最高可支持400Mbps(200MHz)轉(zhuǎn)換頻率;同時(shí)可以提供12 路LVTTL 信號(輸入輸出可編程)。
@

權(quán)

您下載的PCB作品案例來自于PCB聯(lián)盟網(wǎng)(justinreifeis.com)網(wǎng)友分享

----------------------------------------------------------------------------------
使用前請您先閱讀以下條款:
1、轉(zhuǎn)載本站提供的資源請勿刪除本說明文件。
2、本站不對設(shè)計(jì)作品正確性負(fù)責(zé),建議下載資料后僅做參考之用,不要用來直接生產(chǎn)!
3、本PCB作品案例及原理圖,均來源于網(wǎng)絡(luò)或網(wǎng)友分享,本站不對其知識產(chǎn)權(quán)負(fù)責(zé),如有侵權(quán)請聯(lián)系管理員協(xié)助刪除
----------------------------------------------------------------------------------
實(shí)現(xiàn)資源互換,歡迎您上傳您的PCB作品案例作品文件及原理圖文件,賺取金幣積分!滿200金幣可提現(xiàn)
上傳格式:層數(shù)+案例名稱+其他標(biāo)示名稱
上傳網(wǎng)址:http://justinreifeis.com/forum-227-1.html


DPU_TEST_V1.pcb

1 MB, 下載次數(shù): 82

12

主題

1141

帖子

4552

積分

四級會(huì)員

Rank: 4

積分
4552
沙發(fā)
發(fā)表于 2024-3-6 10:01:23 | 只看該作者
謝謝分享值得學(xué)習(xí)

2

主題

266

帖子

838

積分

二級會(huì)員

Rank: 2

積分
838
板凳
發(fā)表于 2024-10-23 08:42:48 | 只看該作者
感謝分享!~~~~~~~~

發(fā)表回復(fù)

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表