|
dt5rhfjt1aw64025707040.gif (1.67 KB, 下載次數(shù): 0)
下載附件
保存到相冊
dt5rhfjt1aw64025707040.gif
2024-11-26 23:08 上傳
2 `. c& M% L# n: ? s, n Z6 i' F
點擊上方名片關(guān)注了解更多
+ ^3 K, T7 \* s: w: d/ l
' _ H8 _' B4 r8 J% ^大家好,我是王工。在DCDC電源電路中,PCB的布局對電路功能的實現(xiàn)和良好的各項指標(biāo)來說都十分重要。本文以buck電路為例,簡單分析一下如何進(jìn)行合理PCB layout布局以及設(shè)計中的注意事項。
, O. b* z/ d+ \ ]5 m; K) K, U$ h( }) ^' m) V; m6 z
首先,以最簡單的BUCK電路拓?fù)錇槔,下圖(1-a)和(1-b)中分別標(biāo)明了在上管開通和關(guān)斷時刻電流的走向,即功率回路部分。這部分電路負(fù)責(zé)給用戶負(fù)載供電,承受的功率較大。
. j* | _# Q0 H2 q/ M+ K; |2 j
fv0k04giid364025707140.png (105.62 KB, 下載次數(shù): 0)
下載附件
保存到相冊
fv0k04giid364025707140.png
2024-11-26 23:08 上傳
3 j, d. F! A1 p; \: s
9 Z, [2 S# B0 X# X0 D
vkonupmj3al64025707240.png (95.89 KB, 下載次數(shù): 0)
下載附件
保存到相冊
vkonupmj3al64025707240.png
2024-11-26 23:08 上傳
, H& W4 A- x2 R7 Z
結(jié)合圖(1-c)中Q1和Q2的電流波形,不難發(fā)現(xiàn),由于電感的存在,后半部分電路中不會存在一個較高的電流變化趨勢,只有在兩個開關(guān)管的部分會出現(xiàn)高電流轉(zhuǎn)換速率。在PCB布線時需要特別注意,盡可能減小這一快速變化的環(huán)節(jié)的面積,來減少對其他部分的干擾。隨著集成工藝的進(jìn)步,目前大部分電源芯片都將上下管集成到了芯片的內(nèi)部。
1 ]& O) M7 O! }- N( B
, K( J$ S( f& M了解了高電流轉(zhuǎn)換速率部分后,讓我們回到整個功率回路布局來看。以MPS的非常受歡迎的MPQ8633A(B)系列產(chǎn)品為例,這是一款完全集成的高頻同步降壓轉(zhuǎn)換器可以實現(xiàn)高達(dá)12-20A的輸出電流,其原理圖如下,其功率回路(綠色標(biāo)注)中包含輸入電容,電感以及輸出電容等器件。8 d9 ~0 b% R- _7 n0 W0 ~1 N
uzhea0bsm4b64025707340.png (89.62 KB, 下載次數(shù): 0)
下載附件
保存到相冊
uzhea0bsm4b64025707340.png
2024-11-26 23:08 上傳
+ g4 L% K& Z( O% R; p E7 y' f6 t# d/ }# L, g4 N. ?3 v
4zlq5zrjftk64025707440.png (137.89 KB, 下載次數(shù): 0)
下載附件
保存到相冊
4zlq5zrjftk64025707440.png
2024-11-26 23:08 上傳
9 f) G, a. W: _3 l- Y N% m
J8 `* {) Y# h; u/ W' F8 P% ?功率回路也需要做到盡可能地占用較小的環(huán)路面積,來減少噪聲的發(fā)射以及回路上的寄生參數(shù)。推薦的PCB布局如圖(3)所示。注意點如下:
# b9 z! [. V# Z
# y2 d; h: d H* @輸入電容就近放在芯片的輸入Vin 和功率地PGND ,減少寄生電感的存在,因為輸入電流不連續(xù),寄生電感引起的噪聲對芯片的耐壓以及邏輯單元造成不良影響。VIN 的管腳旁邊至少各有1 個去耦電容 ,用來濾除來自電源輸入端的交流噪聲和來自芯片內(nèi)部(倒灌)的電源噪聲,同時也為芯片儲能。且電容需要緊挨管腳,兩者的間距需要小于40mil 。: K2 j( V: l `; h9 t, z
9 a6 j) }: m0 w- X% [: e
r1m54gg3anh64025707540.png (89.54 KB, 下載次數(shù): 0)
下載附件
保存到相冊
r1m54gg3anh64025707540.png
2024-11-26 23:08 上傳
$ ?) c {; ~/ T& d- S* `: x0 d- W" n, }6 V) c* w
功率回路盡可能的短粗,保持較小的環(huán)路面積 ,減少噪聲的發(fā)射。
) e! l/ ~1 B* o+ P2 o( J" F jSW 點是噪聲源,保證電流的同時保持盡量小的面積 ,遠(yuǎn)離敏感的易受干擾的位置,例如FB等。: |9 }2 v+ T% b
6 N) e# n& X/ ~" q! I3 Y/ t' J- c; N7 J/ R2 e1 d
45lxilxxvl364025707640.png (53.66 KB, 下載次數(shù): 0)
下載附件
保存到相冊
45lxilxxvl364025707640.png
2024-11-26 23:08 上傳
* P# i# U4 n' O! e7 l: Q
( k) f) |" |0 S. o; B3 u) j鋪銅面積和過孔數(shù)量會影響到PCB 的通流能力和散熱。由于PCB的載流能力與PCB板材、板厚、導(dǎo)線寬厚度以及溫升相關(guān),較為復(fù)雜,可以通過IPC-2152標(biāo)準(zhǔn)來進(jìn)行準(zhǔn)確的查找和計算。一般,對于MPQ8633A(B)的PCB來說,需要在VIN(至少打6個過孔)和PGND(至少打9個過孔)處多打過孔,這兩處的鋪銅應(yīng)最大化來減小寄生阻抗。SW處的鋪銅也需要加寬,以免出現(xiàn)限流的情況,導(dǎo)致工作異常。; x& }& T3 ]. a( j7 A
o8 t7 D$ \* b3 K* w
2o1itaunhws64025707740.png (71.8 KB, 下載次數(shù): 0)
下載附件
保存到相冊
2o1itaunhws64025707740.png
2024-11-26 23:08 上傳
2 b9 ~: b! B I: n! u# P- Y
: X- ^: r# ^ f9 Z3 N' f討論完功率回路部分,轉(zhuǎn)眼看芯片邏輯電路部分,這部分的PCB布局也是有所講究的。" h. Q0 w+ U1 A$ S# {
" D$ @ }& e% B$ I- h; S: Q
cdxmkniqzmp64025707840.png (98.97 KB, 下載次數(shù): 0)
下載附件
保存到相冊
cdxmkniqzmp64025707840.png
2024-11-26 23:08 上傳
6 c. t+ A/ J6 `6 ^/ D; G# s- k; J! E2 l0 \; @
結(jié)合圖(3)和(4)可總結(jié)注意點如下:/ r1 k1 x2 y, t
1.將BST 電容放置在盡可能靠近BST 和SW 的位置,使用20mil 或更寬來布線路徑。
5 Y3 X% M. I) n6 M
& o4 ^2 H/ M3 ]7 |8 F8 s. Z
o0n0uw5nnsy64025707940.png (79.97 KB, 下載次數(shù): 0)
下載附件
保存到相冊
o0n0uw5nnsy64025707940.png
2024-11-26 23:08 上傳
6 N& S6 x5 O8 r2.FB 電阻連接到FB 管腳盡可能短, 減少噪聲的耦合。這是芯片最敏感,最容易受干擾的部分,是引起系統(tǒng)不穩(wěn)定的十分常見原因。需要將其遠(yuǎn)離噪聲源,例如:SW點,電感,二極管等(在非同步buck中,MPQ8633外圍無二極管)。如圖,RFF、CFF、RFB1、RFB2都盡量靠近芯片擺放。
5 z! m. F8 @1 c$ W' s8 [
frusklyrfco64025708040.png (79.79 KB, 下載次數(shù): 0)
下載附件
保存到相冊
frusklyrfco64025708040.png
2024-11-26 23:08 上傳
% c1 x6 G! r, E2 p' V* \ d4 o9 s' @7 p
3.VCC 電容應(yīng)就近放置在芯片的VCC 管腳和芯片的信號地之間,盡量在一層,沒有過孔 。對于信號地(AGND)和功率地(PGND)在一個管腳的芯片,同樣就近和該管腳連接。
+ A" L& ^9 \ {1 F8 i% O# Y: J3 ^) `! O5 T# t
xdskouvd21w64025708140.png (88.15 KB, 下載次數(shù): 0)
下載附件
保存到相冊
xdskouvd21w64025708140.png
2024-11-26 23:08 上傳
- [% Y. U) L; Q3 Q) {8 O8 h
& I. d, s$ ?/ P; l5 i7 v( K" H4.AGND和PGND需要進(jìn)行單點連接。
5 o* M1 a' M7 Y1 W. p2 W6 G/ E+ D+ Q$ J0 I4 D4 v
hobmlqzjxbe64025708240.png (90.44 KB, 下載次數(shù): 0)
下載附件
保存到相冊
hobmlqzjxbe64025708240.png
2024-11-26 23:08 上傳
: O. t( B8 e% e3 ]
' |0 B/ X0 ]. X1 J5.將SS電容靠近TRK/REF至RGND。* b" @5 t) r; ]+ Y( R! W
, l* R+ l* L f5 C3 w' d
izzlwzuh2xn64025708340.png (86.73 KB, 下載次數(shù): 0)
下載附件
保存到相冊
izzlwzuh2xn64025708340.png
2024-11-26 23:08 上傳
% G$ F8 k3 T* D3 ? y$ ], `' e# b9 p
6.將SENSE電容置于輸出SENSE線之間,平行走線。: J9 J0 B" C/ B. r; n8 U
0 A5 a, h; f8 Q( ^7 y' d" Z
0gcoxpf51k464025708441.png (23.98 KB, 下載次數(shù): 0)
下載附件
保存到相冊
0gcoxpf51k464025708441.png
2024-11-26 23:08 上傳
8 A: l; D c- h2 R. V2 j$ ?
, r" O: t1 z( x3 b& k
7.PCB layout 中走線和鋪銅都盡量避免90 °直角,走45°或者圓弧角,特別是在高頻信號傳輸線部分。避免由傳輸線寬帶來的反射和傳輸信號的失真。, x( n# g* O/ x. }6 C% @7 t
, I9 R, p9 c' f. X5 t" i
xsi2p4chgjs64025708541.png (23.17 KB, 下載次數(shù): 0)
下載附件
保存到相冊
xsi2p4chgjs64025708541.png
2024-11-26 23:08 上傳
: V& a/ k: Y0 t: n D/ M
/ L# s+ y( I1 Q- U6 `
最后,為了方便大家了解自己畫的PCB是否合理,可以參考以下簡易表格做一個自評:" w) V; F( p) w) h$ Q; d/ j
7 b3 R: W; j% o0 V3 `9 B2 Q$ `
gds0gh4h0cb64025708641.png (24.41 KB, 下載次數(shù): 0)
下載附件
保存到相冊
gds0gh4h0cb64025708641.png
2024-11-26 23:08 上傳
! I) w: R8 i9 y0 {0 a7 M* I3 c$ ~: V* R$ ?
vmwhc0ucrr264025708741.png (17.65 KB, 下載次數(shù): 0)
下載附件
保存到相冊
vmwhc0ucrr264025708741.png
2024-11-26 23:08 上傳
5 F& u R8 j8 j+ L, h/ @# c5 h' P. H9 K; A8 J; b }! V$ `# Q
以上表格適用于簡單的buck、boost電路的pcb設(shè)計,多用單層或者雙層板即可。僅供參考,歡迎補(bǔ)充。5 @! L" K8 W! p: |! u) e7 t H
2 ?8 [* g9 Y9 d- x4 e- e3 @# l寫在最后
h& L! ]0 J O" B& |. g都說硬件工程師越老越吃香,這句話也證明硬件也是需要積累的,王工從事硬件多年,也會不定期分享技術(shù)好文,感興趣的同學(xué)可以加微信,或后臺回復(fù)“加群”,管理員拉你加入同行技術(shù)交流群。! i4 k( u' `( d4 n+ e# Y* Q
, Y0 ]$ {: x0 O; o& v9 @# ~7 [
以下兩個電路,是之前技術(shù)交流群群友發(fā)的,王工做了一個簡單的分析,旨在幫助入門或轉(zhuǎn)行的同學(xué)理解學(xué)習(xí)(點擊圖片直接進(jìn)入)
/ \6 s, S [8 Y7 X5 `" H( ]7 ^' ~/ P' h: E& @" j
qnfrdx3xbgz64025708841.png (346.38 KB, 下載次數(shù): 0)
下載附件
保存到相冊
qnfrdx3xbgz64025708841.png
2024-11-26 23:08 上傳
; v2 L, v2 u) o
4 r" G, f5 g( u' r# D
qhoymxiepv064025708941.png (34.83 KB, 下載次數(shù): 0)
下載附件
保存到相冊
qhoymxiepv064025708941.png
2024-11-26 23:08 上傳
" T2 U6 M8 v5 p2 h+ h. o( H( S+ s
. ^ t4 @3 a8 A3 @; ], Q, b' S+ f S
& k" q" N, Y8 K, o投稿/招聘/推廣/宣傳/技術(shù)咨詢 請加微信:woniu26a
% `6 q N$ ?1 N( m5 Z6 V( H( G- y
& p; _! N1 x9 b5 Q5 M z1 S
聲明:
1 G! m! ~& j$ ]* Y: ~$ t3 w: i聲明:文章來源MPS,僅用于分享學(xué)習(xí)。本號對所有原創(chuàng)、轉(zhuǎn)載文章的陳述與觀點均保持中立,推送文章僅供讀者學(xué)習(xí)和交流。文章、圖片等版權(quán)歸原作者享有,如有侵權(quán),聯(lián)系刪除。推薦閱讀▼' L3 \8 e9 F0 Q# D: x* \
電路設(shè)計-電路分析
0 p- b2 ~0 U; T8 P0 L9 S( \, }emc相關(guān)文章8 s0 `, z3 G5 p! n
電子元器件( ?* W/ S$ v F$ v( s4 P
|
|