Cadence allegro 16.6 3D pcb設(shè)計(jì)圖文教程,千呼萬(wàn)喚,Allegro終于也可以做3D設(shè)計(jì)了,雖然比較簡(jiǎn)單,但是總之還不錯(cuò)近年以來(lái)Cadence公司在不斷的加強(qiáng) PCB Editor三維的顯示能力,可以幫助PCB工程師更直觀進(jìn)行PCB設(shè)計(jì)。 一、 準(zhǔn)備工作 1、 軟件版本要求 本操作是針對(duì)Allegro 16.62 (SHF2)及以上版本軟件。 2、 3D模型來(lái)源 可預(yù)先到專(zhuān)業(yè)的3d Step 模型下載網(wǎng)站上下載相應(yīng)的3d模型。 如:http://www.3dcontentcentral.cn/。搜索你想要的器件3D模型,此處還是以0603為例。
& M0 a/ S, Q" A& H1 M9 y選擇需要的模型下載,下載格式選擇.step格式的
1 F- o3 @6 J. x! z" N+ v, x
. M+ l, C7 X k* D二、 設(shè)置及顯示 1、 首先要對(duì)使用環(huán)境進(jìn)行設(shè)置 1) env文件設(shè)置。路徑在:Cadence\SPB_16.6\share\pcb\text\env,打開(kāi),查看是否有設(shè)置set step_unsupported_prototype 1,如果沒(méi)有,就在文件中加上。 2) Step模型路徑設(shè)置。如下圖示:
& n3 i B8 V0 z5 I0 ?1、 設(shè)置PCB中的元器件與3D模型匹配 1)進(jìn)入匹配界面。如下圖示: , P R, n& t% S. L" y, R3 {/ N( G
% ^ |8 K/ L6 R% E5 D1)匹配設(shè)置。 Z+ ~2 t4 B1 c1 g4 q9 V: [! t, @
7 Y" r6 P7 q3 ^/ |, y2 g分別在上圖示位置選擇需要顯示3d效果的器件進(jìn)行匹配,對(duì)各參數(shù)進(jìn)行設(shè)置以達(dá)到理想效果。設(shè)置好后 點(diǎn)擊Save進(jìn)行保存。然后可點(diǎn)擊Report進(jìn)行查看匹配結(jié)果。如下圖示: 7 {2 y; x+ H _
1、顯示設(shè)置。 1)顯示之前必須把相應(yīng)的層打開(kāi)。 PACKAGE GEOMETRY/PLACE_BOUND_TOP PACKAGE GEOMETRY/PLACE_BOUND_BOTTOM MANUFACTURING/STEP3D_ASSEMBLY_ENCLOSURE 2)設(shè)置3d顯示查看效果。 : }0 b7 M) J+ d# ?
+ q5 q! S7 y3 d. M+ K# z
+ i! ^9 g* E4 ^, H+ P# |) N8 g教程下載地址:
% n# G I8 N2 P: l游客,如果您要查看本帖隱藏內(nèi)容請(qǐng) 回復(fù)
! Q1 P) h- f9 F4 P9 D
0 v- a( B3 U. R* Y: b" B
7 L3 ?& T2 s) D( ~, h |