電子產(chǎn)業(yè)一站式賦能平臺

PCB聯(lián)盟網(wǎng)

搜索
查看: 24|回復(fù): 0
收起左側(cè)

這個電路該怎么設(shè)計?點評幾位兄弟的電路圖,第四個有點意思

[復(fù)制鏈接]

495

主題

495

帖子

3124

積分

四級會員

Rank: 4

積分
3124
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2024-9-11 07:37:00 | 只看該作者 |只看大圖 回帖獎勵 |倒序瀏覽 |閱讀模式

( ?6 \& G( }: k. j# T點擊上方名片關(guān)注了解更多
: r0 e, I) ?% c- b+ e& o: D/ _. ^% ]* G6 [0 b

5 ~& r4 P; f3 f: W% _. Z, o  J大家好,我是王工。6 o$ c' c+ U. u6 \6 Z* u
在講電路之前,我想先說幾句。
. b5 {2 p8 |8 n1、首先感謝大家的評論,朋友圈差不多40來個兄弟在評論區(qū)給出意見,有幾個群里也在討論,還有幾個兄弟把圖發(fā)給我,一起琢磨。不管有沒有實現(xiàn)功能,這種自我思考的過程是挺有意思的。
$ S; M0 A  y' e( S1 o2、做硬件電路,真的是要靠積累,沒有成千上萬個細(xì)節(jié)是做不好硬件的,所以都說硬件靠經(jīng)驗,不是沒有道理的。' w' Q% i# u& A$ b- m
3、本文的總結(jié)是好幾個兄弟提出來的,希望能夠收集大家的意見,看看別人是怎么想的,也希望能從中學(xué)到一點東西,一起學(xué)習(xí),共同進步。$ z$ ~' {  J$ }1 J& H* s" o9 g
以下進入正題7 T3 {) C5 T: i! _4 \
需求回顧:客戶在使用產(chǎn)品時,需要考慮DC12V和DC5V兩種電壓,可同時使用,也可單獨使用。那么可能出現(xiàn)三種情況:
9 j9 ~% g3 x; T* k
* p: v# R# _+ h) O9 K" }( R* `
1、只有DC12V輸入時,電路正常工作;/ {# H4 u" M% e- e7 J
2、只有DC5V輸入時,電路正常工作;
0 A$ C7 G, H% i, r3 H. ]+ `& \$ l3 {3、當(dāng)同時輸入DC12V和DC5V時,電路正常工作,且5V電壓不能影響12V電壓源,12V電壓也不能影響5V電壓源。: j+ e! W9 V- R. {9 d4 N
% \& l4 t+ e7 f
$ d3 M. N' O% a" r# t, ~
很多兄弟就會想:這個簡單,其實就是防反接,不是二極管就是MOS管,像上圖那樣最簡單。因為客戶需求電流比較大(max=8A),所以最好不要串二極管,不然二極管的功耗會很大,也可以選一個功率大些的二極管,但體積肯定很大,受限于功耗和板框大小,所以二極管不考慮。7 @* g+ d- Z8 J* }& E
總之,要設(shè)計一個最簡單的電路,但是要實現(xiàn)功能,用的元件最少,最可靠,這樣的產(chǎn)品才有競爭力。
( }. T' r/ n4 T7 r/ _
* H: Q0 o% a( h2 U8 ~# z
; `7 ~: T9 S% b9 x. U. H/ o; T9 {$ `電路點評:
# s5 |, A) D# L. ~0 W, t5 n電路1
- T3 S3 W% j) K2 |7 U9 g 6 }; K7 }+ @/ W; M5 k5 I2 y  Q( l
這位兄弟應(yīng)該是想通過控制三極管的通斷,進而控制PMOS的通斷。圖中三極管畫錯了,NPN畫成了PNP,且發(fā)射極應(yīng)該連接在GND。2 s4 S: l1 D' I" R8 @$ v
當(dāng)DC12V輸入時,NPN三極管導(dǎo)通,引起PMOS導(dǎo)通,12V輸出。因為DC12V輸入,所以5V串聯(lián)的PMOS不通,同時體二極管會阻止12V灌入,5V接口無電壓流入。
5 O4 ?. o  Z! z3 N! m9 I6 L. }當(dāng)5V輸入時,通過PMOS體二極管輸出,PMOS本身是無法導(dǎo)通的,所以全部電流流過體二極管,要知道體二極管流過的電流是有限的,這個是有點問題的。
; b7 [  y# E' E7 R/ m當(dāng)兩組電壓同時輸入時,5V電壓串聯(lián)的PMOS也是無法開通的。
5 s2 E. I* n0 P0 d總之,電路看起來簡單,但是沒有達(dá)到想要的效果。
5 E* g, A8 \9 C: ]電路2- h& J8 X* k/ c1 Y8 f

: ]* O5 T$ v, p: b5 n/ s
! e2 H6 h+ d# W, a& b4 p2 o
當(dāng)DC12V輸入時,順著二極管直接就輸出。且12V連接到PMOS柵極,柵極被拉高,PMOS關(guān)斷,體二極管會阻止12V灌入,5V接口無電壓流入。
% o: u# G* T% m) E當(dāng)DC5V輸入時,PMOS開通,5V電壓輸出,由于D1的存在不會倒灌進去DC12V接口。0 `, d/ H/ E' H- B8 E3 h. W. M
當(dāng)兩組電壓同時輸入時,5V電壓關(guān)斷,PMOS的體二極管擋住12V過不來。1 w( k: N% z5 ?" u2 Y" i$ d& Q
圖中二極管D3,我覺得是多余的,而且會將PMOS的GS電壓鉗位在0.7V,導(dǎo)致管子無法開通。
# P! P' {% X7 D+ a- i5 ]3 x- h
8 Q2 i$ C, z, G6 f" w電路3- V( w2 w9 F: v( H2 j; m8 W) J) B

; g8 v# A0 P/ t+ h
# W, ~; c; h5 J6 ^1 Y  b6 J乍一看,這個電路感覺有點復(fù)雜,用了5個MOS管。三種情況供電,兩組電壓各自回路上的PMOS都會自動打開,因為柵極直接到地,都會形成倒灌,所以這個功能沒有實現(xiàn)。; q) \5 z. N0 ?  V( }! H2 C. M
. e4 Z" `1 J# n" c
電路4- h8 H- ^7 E6 d- z
5 }& r1 z7 Z3 w) `! |
這個兄弟設(shè)計的電路挺好玩的,巧妙的用了一個6V的穩(wěn)壓二極管,這個二極管的作用很大,給人一種不一樣的感覺,很有意思。
3 V: r3 p2 l  [( |0 F" \當(dāng)DC12V和5V同時輸入時,穩(wěn)壓二極管D9導(dǎo)通,三極管Q4基極就有了電壓(>0.7V),Q4導(dǎo)通,這時三極管Q3的基極電壓就會拉低,Q3截止,進而Q1,Q2截止,5V斷開,同時體二極管會阻止12V的倒灌。
8 `0 _9 M) Z& p0 H簡單說,就是兩組電壓同時輸入時,會斷開5V,自動選擇高端電壓DC12V供電。
. S8 J: H: d2 q# l$ c' a% w) o但是該電路有一個弊端和一個不確定性。
- h0 K3 e. l  q+ K& W4 E; I弊端:只有5V供電時,12V接口也會有5V電壓。/ F& I' \) j$ H0 _/ k( a+ a2 f# j
不確定性:當(dāng)先插上5V后,再插入12V時,12V可能會直接倒灌入5V電壓。怎么講?12V上電后,路徑12V→D9→Q4,這個回路會把5V拉低從而使兩個MOS截止。如果在截止前12V過來,就會直接倒灌入5V電壓源。
% C( o$ [% Z5 p5 o/ j/ M9 P5 Y2 H$ Q. f& j1 A/ p
電路5
, _  x7 a# y0 I: ~9 A 0 T8 _- x, L; x( W: h8 O1 P7 o4 V* {
這位兄弟設(shè)計的電路,按理說應(yīng)該可以達(dá)到要求,電路簡單。4 m9 k, |& S3 ^& @/ G
5 A5 e$ `% `$ w2 o+ C
電路6以下這個圖就是我設(shè)計的,跟上面兄弟的電路差不多。經(jīng)過上面的分析后,相信大家應(yīng)該也明白怎么回事了,大家嘗試自己分析一下。主要思路就是想達(dá)到一個自鎖的功能,即:當(dāng)兩路電源同時供電時,關(guān)掉其中一路電源,且MOS內(nèi)部的寄生二極管阻斷另一路電源過來(圖中阻值可忽略,可調(diào))。我跟一個朋友討論過這個電路,應(yīng)該沒有什么問題,但是不確認(rèn)實際使用時會不會出現(xiàn)沒有考慮到的地方,如果有疑問,歡迎一起討論。
; e, B( e: K1 t, d
! ~- V4 u' m% Z, N
2 f% y+ G) U' ]$ o" C電路7( t9 h. r6 ~$ q, J9 a( V
1 s' p8 o  K8 R# _) o6 @' u
這位兄弟的電路據(jù)說已經(jīng)量產(chǎn)了千萬次以上,完全沒問題,稍加修改,幾乎跟我的電路一樣。  e) Q( N$ M1 Z  ?' N- T, x
$ [4 Q8 H2 V; t. E1 X" M
電路8
. J# r0 f2 Y$ ^2 M$ x1 z
5 i( `0 D4 W8 i  f# q& R/ O' ]這是我那天在地鐵上,無意想到的另一個電路,思路跟上一個電路差不多,大家可自行分析,如果有疑問,歡迎一起討論。. z6 L& S$ y; F! _2 e
0 Y8 E2 }7 G" H" y: t
電路9還有位兄弟推薦了一款芯片LM74610-Q1,這個芯片主要就是用來驅(qū)動外部MOS管,串聯(lián)電源時可模擬理想二極管,也就是說串聯(lián)回路基本可以看成零壓降,這一點特別友好。
# n* H5 b" [! s! D + Q5 L1 D& _- Y5 a6 L* e3 ^

- U! z, h, A) S6 j+ C如果大家要用的話,具體的大家去看一下手冊,里面的原理,參數(shù),包括參考電路,layout都有講。這里主要提一點:外部MOS選型的時候,體二極管壓降最小電壓為0.48V。為什么會有這個要求呢?那是因為電壓從0V到0.45V上升的這期間,會給電容Vcap充電,然后這個芯片才會正常工作,從而驅(qū)動NMOS打開。如果外部體二極管壓降太小,芯片可能就無法正常工作。
' \( T; ]4 D$ R0 q 5 a: u6 D+ j4 W0 ~& T2 ]& F

! h  @7 d1 D- P$ D5 h% p3 I, y這個芯片雖好,但有兩個弊端:
- O6 E' ?6 n* }* ^0 e1、價格太高,對于成本有要求的,可能不太適用。0 p% U! |5 n0 d3 ~/ w+ p7 M  d

: }) q3 s. V( l7 P/ Z
! r5 q5 V; _) x' }4 O2 |9 m2、應(yīng)用場景比較狹窄,只用在這種特殊場合。如果你用的項目不多,且量不大,基本上沒什么優(yōu)勢。
/ i" {0 n/ |) D8 _3 j# J" e9 N6 t& g1 l
以上都只是對電路進行一個粗略的分析,也可能有我沒有考慮到的地方,實際使用還有待驗證,請勿直接使用,畢竟沒有量產(chǎn)過,硬件出錯成本可是很高,本文旨在拋磚引玉。3 i2 b: M/ `% w
如果你對以上電路有疑問,或還有更好的想法,請留言評論或加我微信私聊,謝謝!
7 |. U$ e2 C- w
& j7 b# L5 q# a, w ' Y5 L) g$ E/ Y$ ]. v0 g- a5 y
聲明:
3 k0 T  r1 Q1 M, `4 }, a$ K3 P聲明:原創(chuàng)不易,轉(zhuǎn)載請注明出處。本號對所有原創(chuàng)、轉(zhuǎn)載文章的陳述與觀點均保持中立,推送文章僅供讀者學(xué)習(xí)和交流。文章、圖片等版權(quán)歸原作者享有,如有侵權(quán),聯(lián)系刪除。投稿/招聘/推廣/宣傳/技術(shù)咨詢 請加微信:woniu26a推薦閱讀▼
6 Q* m" g; s. H# s+ F5 X電路設(shè)計-電路分析
% \( X$ G0 M# G" @- demc相關(guān)文章
- f6 E/ E$ F# h9 U' @電子元器件0 C: \$ k$ X& ?% p
后臺回復(fù)“加群”,管理員拉你加入同行技術(shù)交流群。
回復(fù)

使用道具 舉報

發(fā)表回復(fù)

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則

關(guān)閉

站長推薦上一條 /1 下一條


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表