電子產(chǎn)業(yè)一站式賦能平臺

PCB聯(lián)盟網(wǎng)

搜索
查看: 20|回復: 0
收起左側(cè)

這個電路該怎么設計?點評幾位兄弟的電路圖,第四個有點意思

[復制鏈接]

495

主題

495

帖子

3124

積分

四級會員

Rank: 4

積分
3124
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2024-9-11 07:37:00 | 只看該作者 |只看大圖 回帖獎勵 |倒序瀏覽 |閱讀模式

: P% s8 c/ g( G; Q" G( c4 ?點擊上方名片關(guān)注了解更多* d( Y- n6 h- d7 F& V
" {0 W1 ~4 s* C, y4 t9 |" @) K
: c2 ?. V8 `# Q
大家好,我是王工。: g" s7 t* H. ~: V) p
在講電路之前,我想先說幾句。
- Q" D- y2 {( `# I! _5 @8 c6 H4 t1、首先感謝大家的評論,朋友圈差不多40來個兄弟在評論區(qū)給出意見,有幾個群里也在討論,還有幾個兄弟把圖發(fā)給我,一起琢磨。不管有沒有實現(xiàn)功能,這種自我思考的過程是挺有意思的。) V% K+ L+ x1 v# `* o9 b
2、做硬件電路,真的是要靠積累,沒有成千上萬個細節(jié)是做不好硬件的,所以都說硬件靠經(jīng)驗,不是沒有道理的。/ @5 N! g) }4 E( Z4 ]$ l& {
3、本文的總結(jié)是好幾個兄弟提出來的,希望能夠收集大家的意見,看看別人是怎么想的,也希望能從中學到一點東西,一起學習,共同進步。* g9 ]* M2 T8 x6 @
以下進入正題
7 L6 D8 w! u9 A3 K# c' d8 G需求回顧:客戶在使用產(chǎn)品時,需要考慮DC12V和DC5V兩種電壓,可同時使用,也可單獨使用。那么可能出現(xiàn)三種情況:
4 y& ~4 v; a9 O2 h 9 e' ^7 r% P/ h4 ?0 g0 X! t

) s' Q' x( |4 A1 T1、只有DC12V輸入時,電路正常工作;
3 l0 k! i- a  Y1 D0 }0 u. _2、只有DC5V輸入時,電路正常工作;' Q$ p, u5 g0 R$ b6 Q. V2 J" |0 l
3、當同時輸入DC12V和DC5V時,電路正常工作,且5V電壓不能影響12V電壓源,12V電壓也不能影響5V電壓源。$ p3 Y- Y/ m5 W* j8 V
2 z9 s1 H7 T1 ]1 L' M8 [6 ]

( j, u8 Y7 q! t- ?7 {6 H很多兄弟就會想:這個簡單,其實就是防反接,不是二極管就是MOS管,像上圖那樣最簡單。因為客戶需求電流比較大(max=8A),所以最好不要串二極管,不然二極管的功耗會很大,也可以選一個功率大些的二極管,但體積肯定很大,受限于功耗和板框大小,所以二極管不考慮。
: f5 T! [/ S& D: N% {0 o5 U總之,要設計一個最簡單的電路,但是要實現(xiàn)功能,用的元件最少,最可靠,這樣的產(chǎn)品才有競爭力。
2 L+ V' H( W, a* r8 l: E3 K! h1 o8 y" g6 n2 M3 F" ^- ]
: @3 y) ]% t7 s0 z
電路點評:
  K7 G0 Y: s' j/ K0 {' ~電路14 K4 r0 e' s" c& r
' d! w* v8 Z& w. E
這位兄弟應該是想通過控制三極管的通斷,進而控制PMOS的通斷。圖中三極管畫錯了,NPN畫成了PNP,且發(fā)射極應該連接在GND。0 I) W2 M/ \+ e1 F
當DC12V輸入時,NPN三極管導通,引起PMOS導通,12V輸出。因為DC12V輸入,所以5V串聯(lián)的PMOS不通,同時體二極管會阻止12V灌入,5V接口無電壓流入。
: F1 u: m" G) c- z9 [& z: P; n當5V輸入時,通過PMOS體二極管輸出,PMOS本身是無法導通的,所以全部電流流過體二極管,要知道體二極管流過的電流是有限的,這個是有點問題的。
6 V( f& ^8 w6 _, n/ {+ @當兩組電壓同時輸入時,5V電壓串聯(lián)的PMOS也是無法開通的。; R- Y( Y+ l  V# e
總之,電路看起來簡單,但是沒有達到想要的效果。! f( X2 E9 K- {1 b
電路2
/ K4 g) _9 V/ V& ^1 D! c' |
2 e' N. t  y1 y) ~( H% b
; \, `% M9 M3 a' K3 e
當DC12V輸入時,順著二極管直接就輸出。且12V連接到PMOS柵極,柵極被拉高,PMOS關(guān)斷,體二極管會阻止12V灌入,5V接口無電壓流入。$ Z, g: K% I8 F; N% V
當DC5V輸入時,PMOS開通,5V電壓輸出,由于D1的存在不會倒灌進去DC12V接口。
1 q/ _; k, u2 @' b當兩組電壓同時輸入時,5V電壓關(guān)斷,PMOS的體二極管擋住12V過不來。: h0 {2 U4 D% h1 e! o6 O8 p
圖中二極管D3,我覺得是多余的,而且會將PMOS的GS電壓鉗位在0.7V,導致管子無法開通。
6 i$ c; i* a! q0 o) T6 Z& }. V. _$ D5 q% k: G/ j
電路3
- N( ^$ p* w. N) p/ P2 Q7 b 8 v% h2 t, a0 i, X* H0 I  u" z# o

& `4 K$ q7 b$ Q: b+ n8 D乍一看,這個電路感覺有點復雜,用了5個MOS管。三種情況供電,兩組電壓各自回路上的PMOS都會自動打開,因為柵極直接到地,都會形成倒灌,所以這個功能沒有實現(xiàn)。
6 W8 Y6 J% n, M; B1 f) B/ v
- u8 U+ ]: B( s2 y4 \: X. }電路49 S: N* @5 p) t3 ^9 U

" N9 s6 _9 `& H$ R  u這個兄弟設計的電路挺好玩的,巧妙的用了一個6V的穩(wěn)壓二極管,這個二極管的作用很大,給人一種不一樣的感覺,很有意思。2 T2 l. v  x0 v+ m0 V" W8 s% T# V
當DC12V和5V同時輸入時,穩(wěn)壓二極管D9導通,三極管Q4基極就有了電壓(>0.7V),Q4導通,這時三極管Q3的基極電壓就會拉低,Q3截止,進而Q1,Q2截止,5V斷開,同時體二極管會阻止12V的倒灌。' O5 a. I# G, H: B/ ~
簡單說,就是兩組電壓同時輸入時,會斷開5V,自動選擇高端電壓DC12V供電。
6 w* [( ?1 Y+ t- k2 H# b; M! h% R但是該電路有一個弊端和一個不確定性。
( Z  S0 k; B7 }0 n, A弊端:只有5V供電時,12V接口也會有5V電壓。
. E+ R/ ]+ I3 c  @不確定性:當先插上5V后,再插入12V時,12V可能會直接倒灌入5V電壓。怎么講?12V上電后,路徑12V→D9→Q4,這個回路會把5V拉低從而使兩個MOS截止。如果在截止前12V過來,就會直接倒灌入5V電壓源。
, h( K' m0 @, z( t3 f  X  U& c1 z# w7 O6 V5 @- T$ s, T
電路5
6 E9 J+ u) j2 a& `& H & J# ]4 \$ Y. o) c. o) k0 B% T+ x; n) L
這位兄弟設計的電路,按理說應該可以達到要求,電路簡單。
' F6 H. k1 x$ o8 a
# m% l- F5 J& X( \' g3 X電路6以下這個圖就是我設計的,跟上面兄弟的電路差不多。經(jīng)過上面的分析后,相信大家應該也明白怎么回事了,大家嘗試自己分析一下。主要思路就是想達到一個自鎖的功能,即:當兩路電源同時供電時,關(guān)掉其中一路電源,且MOS內(nèi)部的寄生二極管阻斷另一路電源過來(圖中阻值可忽略,可調(diào))。我跟一個朋友討論過這個電路,應該沒有什么問題,但是不確認實際使用時會不會出現(xiàn)沒有考慮到的地方,如果有疑問,歡迎一起討論。
' z" {0 K) \7 ]/ t* R( G* c ) }6 [9 k. B( h# G
2 S# M: O+ l, C6 }8 F
電路7( n6 \3 m; a6 q, e- G. \
6 @6 M" q+ [* b4 v
這位兄弟的電路據(jù)說已經(jīng)量產(chǎn)了千萬次以上,完全沒問題,稍加修改,幾乎跟我的電路一樣。
- N0 q3 U2 q& U4 c3 B1 Q
% M( {: |' ~* _/ S) n電路86 }0 A2 [; H0 H' k8 t8 X" s# T
' Y$ M6 i8 W8 A8 d7 q; `
這是我那天在地鐵上,無意想到的另一個電路,思路跟上一個電路差不多,大家可自行分析,如果有疑問,歡迎一起討論。
: J( D6 b& a6 J- D) h- |
1 U! F2 K* `' F5 o  @電路9還有位兄弟推薦了一款芯片LM74610-Q1,這個芯片主要就是用來驅(qū)動外部MOS管,串聯(lián)電源時可模擬理想二極管,也就是說串聯(lián)回路基本可以看成零壓降,這一點特別友好。+ n6 E  {1 _: x9 C& N) v, K

. W4 V6 |! T3 {8 X9 ~, m2 R: R; J% k+ t$ h6 \
如果大家要用的話,具體的大家去看一下手冊,里面的原理,參數(shù),包括參考電路,layout都有講。這里主要提一點:外部MOS選型的時候,體二極管壓降最小電壓為0.48V。為什么會有這個要求呢?那是因為電壓從0V到0.45V上升的這期間,會給電容Vcap充電,然后這個芯片才會正常工作,從而驅(qū)動NMOS打開。如果外部體二極管壓降太小,芯片可能就無法正常工作。
, i  y$ Z4 Y# Z2 R! v% V ! ~  x: D* q* v8 I+ g

5 Y) c8 O9 \. q) L這個芯片雖好,但有兩個弊端:
' I! R7 z$ u) W$ O1、價格太高,對于成本有要求的,可能不太適用。/ P2 _# h" I- @, c6 C

$ c! Q7 Q4 Z! C  F5 [8 q" Z8 C* s6 T- I
2、應用場景比較狹窄,只用在這種特殊場合。如果你用的項目不多,且量不大,基本上沒什么優(yōu)勢。+ l: p: }# z; p9 w1 g1 r

/ C9 V$ m0 ?& ^; D+ D+ z. h6 I以上都只是對電路進行一個粗略的分析,也可能有我沒有考慮到的地方,實際使用還有待驗證,請勿直接使用,畢竟沒有量產(chǎn)過,硬件出錯成本可是很高,本文旨在拋磚引玉。
% c( h. [# J- @6 m& ?) a9 ?$ m如果你對以上電路有疑問,或還有更好的想法,請留言評論或加我微信私聊,謝謝!2 \8 Q7 u1 G- ?
4 |# [# F( A; k; l* i' u2 Q
) V& L, E3 X& x6 q" z
聲明:
+ f9 T8 f  u* }& B1 ]( L7 D聲明:原創(chuàng)不易,轉(zhuǎn)載請注明出處。本號對所有原創(chuàng)、轉(zhuǎn)載文章的陳述與觀點均保持中立,推送文章僅供讀者學習和交流。文章、圖片等版權(quán)歸原作者享有,如有侵權(quán),聯(lián)系刪除。投稿/招聘/推廣/宣傳/技術(shù)咨詢 請加微信:woniu26a推薦閱讀▼
0 l2 w3 z& ~8 r電路設計-電路分析% O3 o) ~+ @9 P. I" U' h  E, ~- S
emc相關(guān)文章
  ^; p! @; f% Y# f! G電子元器件3 H+ y6 {' d: X! \! x
后臺回復“加群”,管理員拉你加入同行技術(shù)交流群。
回復

使用道具 舉報

發(fā)表回復

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則

關(guān)閉

站長推薦上一條 /1 下一條


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表