電子產(chǎn)業(yè)一站式賦能平臺(tái)

PCB聯(lián)盟網(wǎng)

搜索
查看: 2289|回復(fù): 0
收起左側(cè)

DFM技術(shù)在PCB設(shè)計(jì)中的應(yīng)用

[復(fù)制鏈接]

43

主題

86

帖子

874

積分

二級(jí)會(huì)員

Rank: 2

積分
874
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2019-10-11 16:05:50 | 只看該作者 回帖獎(jiǎng)勵(lì) |倒序?yàn)g覽 |閱讀模式
隨著電子產(chǎn)品的高速發(fā)展,pcb設(shè)計(jì)中已大量選用BGA、QFP、PGA和CSP等高集成度器件,PCB的復(fù)雜程度也大大增加,隨之而來的PCB的設(shè)計(jì)和制造問題也變得越來越復(fù)雜。由于設(shè)計(jì)階段未充分考慮PCB加工生產(chǎn)階段的實(shí)際要求,故在產(chǎn)品初樣、試制、定型和批產(chǎn)過程中,PCB制造、裝配、調(diào)試甚至應(yīng)用現(xiàn)場頻繁出現(xiàn)以下問題:制造困難、裝配困難、測試?yán)щy、焊接不良、器件不匹配和維修困難等生產(chǎn)問題。這樣導(dǎo)致整個(gè)產(chǎn)品工期延誤,研制周期加長,成本增大,產(chǎn)品返修率高,并且產(chǎn)品可能存在質(zhì)量隱患。這樣的產(chǎn)品同時(shí)更無法滿足軍工產(chǎn)品時(shí)間短、高可靠和高穩(wěn)定性的要求。

3 B9 `- b3 `- v# N5 `$ A1 f+ V
" u( \- d2 @( X* m" x. J& E, w5 y) V. Y1 w& P

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有賬號(hào)?立即注冊

x

發(fā)表回復(fù)

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表