電子產(chǎn)業(yè)一站式賦能平臺(tái)

PCB聯(lián)盟網(wǎng)

搜索
查看: 1787|回復(fù): 0
收起左側(cè)

Xilinx Zynq-7000 SoC高性能處理器的底板B2B連接器、晶振

[復(fù)制鏈接]

678

主題

902

帖子

8293

積分

高級(jí)會(huì)員

Rank: 5Rank: 5

積分
8293
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2019-11-19 14:45:46 | 只看該作者 回帖獎(jiǎng)勵(lì) |倒序?yàn)g覽 |閱讀模式
TLZ7x-EasyEVM是廣州創(chuàng)龍基于Xilinx Zynq-7000 SoC設(shè)計(jì)的高速數(shù)據(jù)采集處理開(kāi)發(fā)板,采用核心板+底板的設(shè)計(jì)方式,尺寸為160mm*108mm,它主要幫助開(kāi)發(fā)者快速評(píng)估核心板的性能。
核心板采用12層板沉金無(wú)鉛設(shè)計(jì)工藝,尺寸為62mm*38mm,引出PL端和PS端全部可用資源信號(hào)引腳,降低了開(kāi)發(fā)難度和周期,以便開(kāi)發(fā)者進(jìn)行快捷的二次開(kāi)發(fā)使用。
底板采用4層無(wú)鉛沉金電路板設(shè)計(jì),為了方便用戶學(xué)習(xí)開(kāi)發(fā)參考使用,下面引出了各種常見(jiàn)的硬件說(shuō)明。現(xiàn)創(chuàng)龍全系列產(chǎn)品免費(fèi)試(C2000/C6000/DaVinci/Sitara、Xilinx SPARTAN/ARTIX/KINTEX/ZYNQ)詳情請(qǐng)點(diǎn)擊創(chuàng)龍官網(wǎng)
底板B2B連接器
開(kāi)發(fā)板使用底板+核心板設(shè)計(jì)模式,通過(guò)4個(gè)80pin、合高4.0mm的B2B連接器對(duì)接,其中底板CON0A和CON0D為母座,CON0B和CON0C為公座,以下為底板各個(gè)B2B的引腳定義:(數(shù)據(jù)手冊(cè)見(jiàn)Datasheet目錄)
晶振
核心板的PS端,晶振為33.3MHz,如下圖所示:
核心板的PL端,晶振為25MHz,配合時(shí)鐘芯片產(chǎn)生200MHz到CPU Y6/Y7腳與K17/K18腳,如下圖所示:(引腳說(shuō)明見(jiàn)《SOM-TLZ7x核心板引腳說(shuō)明》)

8 U+ `9 m) ~) H5 v% j0 a2 ]

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒(méi)有賬號(hào)?立即注冊(cè)

x
嵌入式DSP、ARM、FPGA多核技術(shù)開(kāi)發(fā),學(xué)習(xí)資料下載:http://site.tronlong.com/pfdownload

發(fā)表回復(fù)

本版積分規(guī)則


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表