- 使用說明
4 d5 a2 S. Z; p& {# k
操作環(huán)境: - Windows 7/10 64bit;
- Xilinx Vivado 2017.4。
& Z! R( j0 w2 `
本文檔以光盤"Demo\FPGA-HLS-demos"目錄下的tl-hls-led-flash例程為例,演示使用TcL腳本生成Zynq PL端Vivado工程的步驟。 將光盤"Demo\FPGA-HLS-demos"文件夾復(fù)制到Windows非中文路徑下,例如復(fù)制到C盤根目錄。注意:Windows路徑有長度限制,路徑太長會導(dǎo)致出錯。 - 打開Vivado Tcl命令行終端
5 b! M- J a2 w0 s# ]9 [9 J
在Windows開始菜單打開Vivado 2017.4 Tcl Shell。 / P2 j; ?. f2 Y6 B" d& u( g
- c' N5 D8 E: x: V$ M# Y% ~ o! }
4 L8 v3 o4 j' N2 k
* w e5 S! e5 ~
- 執(zhí)行Tcl腳本生成HLS工程! H y7 U3 M- A" [/ R* v: v q
(1)進(jìn)入HLS腳本所在目錄tl-hls-xxx/vivado_hls/src/: Vivado%cd F:/FPGA-HLS-demos/tl-hls-led-flash/vivado_hls/src
/ R" ^, ]% P8 |! Z: x (2)執(zhí)行run.tcl腳本生成HLS工程: Vivado%vivado_hls run.tcl ( g z: Q6 y" T1 s8 m; d1 F! S
打印信息沒有報errors,并提示Exiting vivado_hls則表示HLS工程生成成功。生成的工程當(dāng)前目錄下: , A3 p7 C* a1 V5 A
- 打開HLS工程: x3 C5 w, Z, P* H. V( C
​​​​​​​(1)打開Vivado HLS 2017.4。
2 X( a# @$ Z3 H* ]7 r, b- H9 U
( w3 u# L) E2 s i8 [3 q$ z7 [& V- E
(2)點擊Open Project打開prj工程。6 P2 z" u9 v# l+ q1 B! O/ E! \) q! o
6 k3 S' F+ L3 @! |9 [+ I5 x& r( E* a2 g7 U% @' i. K
打開成功: 創(chuàng)龍TLZ7xH-EVM是一款基于Xilinx Zynq-7000系列XC7Z035/XC7Z045/XC7Z100高性能SoC處理器設(shè)計的高端評估板,處理器集成PS端雙核ARM Cortex-A9 + PL端Kintex-7架構(gòu)28nm可編程邏輯資源,由核心板與底板組成。 ZYNQ Z-7045-C6678新伙伴 TLZ7xH-EVM評估板 芯片架構(gòu):XC7Z045/XC7Z100-2FFG900I,集成PS端雙核ARM Cortex-A9 + PL端Kintex-7架構(gòu)28nm可編程邏輯資源。PS端主頻最高可達(dá)1GHz,單核運算能力高達(dá)2.5DMIPS/MHz。
$ q8 h$ B- ]' ]/ A" e. T. q外設(shè)資源:1x FMC(HPC)、2x CameraLink(Base/Medium/Full)、2x CAMERA、4x SFP+、1x PCIe Gen2、1x SATA、2x HDMI、2x SGMII 支持PS、PL端通信、高速AD采集與處理、CameraLink視頻采集與處理$ k1 L: R/ L! a) V# ~; k% W
應(yīng)用領(lǐng)域:雷達(dá)探測 目標(biāo)追蹤 電子對抗 定位導(dǎo)航 圖像處理 水下探測 光電探測 深度學(xué)習(xí) 更多詳情請查閱:! u6 q5 F! g/ o
①官方網(wǎng)站
' q! |; E. G7 F% j0 [②官方商城 5 o( S4 ~6 g6 S/ L, b* C
|