本帖最后由 小哥 于 2013-12-5 11:22 編輯 ! z5 Q5 s7 ^; o' c$ D7 b h
0 p, J) S9 r' A# _6 `! x# j Allegro是Cadence推出的先進(jìn) PCB 設(shè)計(jì)布線工具。Allegro提供了良好且交互的工作接口和強(qiáng)大完善的功能,和它前端產(chǎn)品orcad、Capture的結(jié)合,為當(dāng)前高速、高密度、多層的復(fù)雜 PCB 設(shè)計(jì)布線提供了最完美解決方案。 Allegro 擁有完善的Constraint 設(shè)定,用戶只須按要求設(shè)定好布線規(guī)則,在布線時(shí)不違反 DRC 就可以達(dá)到布線的設(shè)計(jì)要求,從而節(jié)約了煩瑣的人工檢查時(shí)間,提高了工作效率!更能夠定義最小線寬或線長等參數(shù)以符合當(dāng)今高速電路板布線的種種需求。 這里為大家介紹下,我們?cè)?a href="http://justinreifeis.com/forum-114-1.html" target="_blank" class="relatedlink">pcb設(shè)計(jì)中常用到的組件。通俗的講主要分為三部分:繪制原理圖的、PCB layout的、制作焊盤的; 從“開始”--“所有程序”--“Cadence”目錄,找到安裝程序,如圖1: 圖1 下圖中標(biāo)示處,為我們常用的3個(gè)組件: 圖2 圖3
) `- t4 _; }: W4 d將它們右鍵發(fā)送快捷方式到桌面上,快捷方式圖標(biāo)如圖4: 圖4
$ G6 Y' g8 {9 y# w5 g7 E. w1 ?
, N2 }) b0 s- [
下圖為繪制原理圖的組件,如圖5: 圖5 圖中標(biāo)示處,為Capture CIS畫圖組件,建議選擇此項(xiàng),并勾選“Use as default”。
- a0 `* f2 }$ w3 N& l$ |9 o
$ A Q4 C0 O" x |, @. c, L1 O# A+ M" \
; o) L+ M" B5 Q) d$ R0 X* l下圖為PCB Layout的組件,如圖6: 圖6 圖中標(biāo)示處,為PCB Design GXL組件,建議選擇此項(xiàng),并勾選“Use as default”。 , l2 T/ B/ R; F" u
% W$ f/ g0 {4 ]% c$ V2 v) q' y; u+ \5 d3 {! L1 l6 K
6 t! q+ c9 b9 d6 C1 x9 R
下圖為制作焊盤的組件,如圖7: 圖7 9 n5 i: D4 W( _5 s* \
以上是對(duì)Allegro設(shè)計(jì)軟件常用PCB組件的介紹,及怎樣選擇設(shè)置打開它們。
5 P4 l* z7 P' r/ M/ c; A0 D" l
# ^2 \/ \# ~1 h大家有Allegro方面的問題,可以跟帖討論或者發(fā)郵件到郵箱932026701@qq.com,相互交流。 0 G% F' t* V: m
此教程 pdf文檔百度網(wǎng)盤下載鏈接 :小哥Allegro教程之常用組件的介紹 pdf
4 q, W' C! ?9 z. a! f9 F Editor By:小哥
- }/ H) j+ n" U
% [* J7 n& L+ \# K, r |