電子產(chǎn)業(yè)一站式賦能平臺(tái)

PCB聯(lián)盟網(wǎng)

搜索
查看: 78|回復(fù): 0
收起左側(cè)

IEEE Spectrum | Hybrid bonding技術(shù)在3D芯片中扮演主角

[復(fù)制鏈接]

441

主題

441

帖子

3200

積分

四級(jí)會(huì)員

Rank: 4

積分
3200
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2024-9-16 08:02:00 | 只看該作者 |只看大圖 回帖獎(jiǎng)勵(lì) |倒序?yàn)g覽 |閱讀模式
簡(jiǎn)介
6 y  \. z( o+ p  |在半導(dǎo)體行業(yè)繼續(xù)追求納米級(jí)縮小電路的同時(shí),涉及更大尺度(數(shù)百或數(shù)千納米)的技術(shù)可能在未來(lái)五年內(nèi)同樣引人注目。Hybrid bonding可以將兩個(gè)或更多芯片堆疊在同一封裝中。
( m$ i0 i5 m* [& L9 g) p0 N. A1 i$ r  N7 ?0 p* d" N( a( W8 d% C: u

9 \& x- V. `& n& u1 L- a$ Y圖1:Hybrid bonding 在兩個(gè)芯片的銅互連之間建立高密度的3D連接。在這個(gè)案例中,Imec成功實(shí)現(xiàn)了每400納米一個(gè)連接。
) s) ?; Y1 q7 \, P+ l
# n# A" _! a8 t4 K+ A+ q  p8 y% [, x $ z2 B, i4 ?4 b) e6 J# Q
圖2:Hybrid bonding的基本制程
" B7 u' a: T! y* t( t4 H9 T
" h& y% h: H: w* f8 i0 A上圖展示了Hybrid bonding的基本制程。兩個(gè)晶圓(或一個(gè)芯片和一個(gè)晶圓)面對(duì)面對(duì)齊,表面覆蓋有氧化物絕緣層和略微凹陷的銅墊,這些銅墊與芯片的互連層相連。+ c) {6 K5 L8 d2 r7 z& u" Y
/ V: I8 F/ l- G& }
Hybrid bonding技術(shù)允許芯片制造商在處理器和存儲(chǔ)器中增加晶體管數(shù)量,盡管晶體管本身的縮小速度已經(jīng)放緩。在2024年5月于丹佛舉行的IEEE電子元件與技術(shù)會(huì)議(ECTC)上,來(lái)自世界各地的研究小組展示了對(duì)這項(xiàng)技術(shù)的多項(xiàng)改進(jìn),其中一些成果可能導(dǎo)致3D堆疊芯片之間連接密度創(chuàng)紀(jì)錄:每平方毫米硅片上可達(dá)700萬(wàn)個(gè)連接。
# U0 o$ w1 ^$ g8 J, q) u* I5 W$ }* ?1 V( H- y
這些大量連接的需求源于半導(dǎo)體進(jìn)展的新性質(zhì)。英特爾的Yi Shi在ECTC上向工程師們解釋,摩爾定律現(xiàn)在受到一個(gè)稱為系統(tǒng)技術(shù)協(xié)同優(yōu)化(STCO)概念的支配。在這個(gè)概念下,芯片的功能(如緩存內(nèi)存、輸入/輸出和邏輯)被分別制造,每個(gè)功能都使用最適合的制造技術(shù)。然后,可以使用Hybrid bonding和其他先進(jìn)的封裝技術(shù)將這些子系統(tǒng)組裝在一起,使其性能與單片硅相當(dāng)。但這只有在高密度連接可以在單獨(dú)的硅片之間以小延遲和低能耗傳輸數(shù)據(jù)時(shí)才能實(shí)現(xiàn)。4 T+ l! l- t# ]# n9 O" T
- l2 |' H% j6 s( h) T
在所有先進(jìn)封裝技術(shù)中,Hybrid bonding提供了最高密度的垂直連接。因此,它是先進(jìn)封裝行業(yè)增長(zhǎng)最快的領(lǐng)域。根據(jù)Yole Group的技術(shù)和市場(chǎng)分析師Gabriella Pereira的說(shuō)法,整個(gè)市場(chǎng)預(yù)計(jì)到2029年將增長(zhǎng)兩倍多,達(dá)到380億美元。Yole預(yù)測(cè),到那時(shí)Hybrid bonding將占市場(chǎng)的約一半,盡管目前它只占很小一部分。
2 ^  M3 M6 f2 Q9 d3 ^' M, q
$ J! m; N# ?6 g) C在Hybrid bonding中,銅墊被建立在每個(gè)芯片的頂面。銅周?chē)墙^緣體,通常是二氧化硅,而墊本身略微凹陷于絕緣體表面。在對(duì)氧化物進(jìn)行化學(xué)修飾后,兩個(gè)芯片被面對(duì)面壓在一起,使凹陷的墊對(duì)齊。然后,這個(gè)"三明治"結(jié)構(gòu)被緩慢加熱,導(dǎo)致銅膨脹跨越間隙并融合,連接兩個(gè)芯片。% g: X  Y: A9 O9 N& v7 P8 ^

+ n; [: t9 S/ G+ }/ l改進(jìn)Hybrid bonding  X# u0 I) Y* ]. B  `) ?5 ?" W- I
研究人員正在通過(guò)多種方法改進(jìn)Hybrid bonding技術(shù):
" K: A0 g: x) R, j! f& A8 l0 w  O
  • 表面平整化:為了以100納米級(jí)的精度將兩個(gè)晶圓結(jié)合在一起,整個(gè)晶圓必須幾乎完全平整。化學(xué)機(jī)械平坦化(CMP)過(guò)程在這里起著關(guān)鍵作用。
  • 粘合強(qiáng)度:研究人員正在嘗試使用不同的表面材料(如碳氮化硅而不是二氧化硅)和不同的化學(xué)活化方案來(lái)確保平整部分足夠牢固地粘合在一起。
  • 銅連接控制:控制銅墊之間間隙的大小非常重要。三星的Seung Ho Hahn報(bào)告了一種新的化學(xué)過(guò)程,希望通過(guò)每次蝕刻一個(gè)原子層的銅來(lái)精確控制這個(gè)間隙。
  • 改善銅連接質(zhì)量:東北大學(xué)的研究人員報(bào)告了一種新的冶金方案,可能最終生成跨越邊界的大型單晶銅,這將降低連接的電阻并提高其可靠性。
  • 簡(jiǎn)化粘合過(guò)程:一些實(shí)驗(yàn)旨在降低形成鍵所需的退火溫度(通常為300°C),以最大限度地減少長(zhǎng)時(shí)間加熱對(duì)芯片的潛在損壞風(fēng)險(xiǎn)。應(yīng)用材料公司的研究人員提出了一種方法,可以將退火時(shí)間從數(shù)小時(shí)大幅縮短到僅5分鐘。; d3 Z; G2 }: P# b+ F

    + g; V0 o* F5 D
    / }! }; E! ~1 X, D8 f# W) ^8 s- R
    芯片到晶圓(CoW)的Hybrid bonding
    ) t$ d+ w# i4 u+ p% d芯片到晶圓(CoW)的Hybrid bonding對(duì)先進(jìn)CPU和GPU制造商來(lái)說(shuō)更有用:它允許芯片制造商堆疊不同大小的Chiplet,并在綁定到另一個(gè)芯片之前測(cè)試每個(gè)芯片,確保他們不會(huì)因單個(gè)有缺陷的部件而毀掉昂貴的CPU。  e) i% R# \/ v4 B& @2 a5 Z
    - T9 q7 j" A# Q& A3 s5 b: \
    然而,CoW面臨著WoW(晶圓到晶圓)的所有困難,而且緩解這些困難的選擇更少。例如,CMP被設(shè)計(jì)用來(lái)使晶圓平整,而不是單個(gè)芯片。一旦芯片從源晶圓上切割下來(lái)并經(jīng)過(guò)測(cè)試,就很難再改善其粘合準(zhǔn)備狀態(tài)。9 x$ i, {: k, v/ T  D+ T
    8 }4 U; L' |+ m5 i: }
    盡管如此,英特爾的研究人員報(bào)告了具有3微米間距的CoW混合鍵合,而Imec的團(tuán)隊(duì)甚至實(shí)現(xiàn)了2微米,主要是通過(guò)在芯片仍然附著在晶圓上時(shí)使其非常平整,并在整個(gè)過(guò)程中保持其超級(jí)清潔。兩個(gè)團(tuán)隊(duì)都使用等離子體蝕刻來(lái)切割芯片,而不是使用傳統(tǒng)的專用刀片方法。與刀片不同,等離子體蝕刻不會(huì)導(dǎo)致邊緣出現(xiàn)碎屑,這些碎屑可能會(huì)干擾連接。它還允許Imec團(tuán)隊(duì)塑造芯片,制作倒角邊緣,以緩解可能破壞連接的機(jī)械應(yīng)力。
    3 ^: G. O# [! C2 c: @" U
    ) X8 T! t/ U- g' w' k; q7 k+ @' vCoW Hybrid bonding對(duì)高帶寬內(nèi)存(HBM)的未來(lái)重要。HBM是DRAM芯片的堆棧(目前為8到12層高),位于控制邏輯芯片之上。它通常與高端GPU放置在同一封裝中,對(duì)于處理運(yùn)行大型語(yǔ)言模型(如ChatGPT)所需的大量數(shù)據(jù)重要。目前,HBM芯片使用微凸點(diǎn)技術(shù)堆疊,在每層之間有微小的焊料球,周?chē)怯袡C(jī)填充物。
    , f" }# t/ [" m, v, H% D4 G5 d* ?1 n+ h' s
    但隨著AI推動(dòng)內(nèi)存需求不斷增加,DRAM制造商希望在HBM芯片中堆疊20層或更多。微凸點(diǎn)占用的體積意味著這些堆棧很快將太高,無(wú)法與GPU正確地配套在封裝中。Hybrid bonding將縮小HBM的高度,并使熱量更容易從封裝中散出,因?yàn)閷娱g的熱阻會(huì)降低。
    . r: D7 M$ f( {4 }% J% O0 s
    + F' N! q, o) ]% A  o在ECTC上,三星工程師展示了Hybrid bonding可以產(chǎn)生16層HBM堆棧。三星高級(jí)工程師Hyeonmin Lee表示:“我認(rèn)為使用這項(xiàng)技術(shù)制造超過(guò)20層的堆棧是可能的!逼渌碌腃oW技術(shù)也可能有助于將Hybrid bonding引入高帶寬內(nèi)存。CEA Leti的研究人員正在探索所謂的自對(duì)準(zhǔn)技術(shù)。這將有助于僅使用化學(xué)過(guò)程就確保良好的CoW連接。每個(gè)表面的某些部分將被制成疏水性,某些部分制成親水性,從而導(dǎo)致表面能自動(dòng)滑入到位。
    ; Z& L$ e2 R, L- X
    1 u4 s. }! W( o- V$ P6 q在ECTC上,來(lái)自東北大學(xué)和雅馬哈機(jī)器人的研究人員報(bào)告了類(lèi)似方案的工作,使用水的表面張力來(lái)對(duì)準(zhǔn)實(shí)驗(yàn)性DRAM芯片上的5微米墊,精度優(yōu)于50納米。; t4 V3 |8 v4 g6 i+ s1 D9 }0 X
    1 C% s2 X9 l( G, x& U
      u3 s0 X2 r# \( J8 p# l
    Hybrid bonding的未來(lái)2 q( Y* z2 l  R4 }- J( \, F- I
    研究人員幾乎肯定會(huì)繼續(xù)減小Hybrid bonding連接的間距。臺(tái)灣積體電路制造公司(TSMC)路徑研究系統(tǒng)項(xiàng)目經(jīng)理Han-Jong Chia在ECTC上告訴工程師們,200納米的WoW間距不僅可能,而且是可取的。在兩年內(nèi),TSMC計(jì)劃引入一種稱為背面供電的技術(shù)(英特爾計(jì)劃在今年年底前引入同樣的技術(shù))。
    , a+ d  X* K. Y2 V' `  A9 V
    ) \7 I1 h3 w7 w6 J5 l這是一種將芯片的大塊供電互連放在硅表面下方而不是上方的技術(shù)。隨著這些電源管道的移開(kāi),最上面的層可以更好地連接到更小的Hybrid bonding鍵合墊,TSMC研究人員計(jì)算出。具有200納米鍵合墊的背面供電將大大降低3D連接的電容,使能效和信號(hào)速度的衡量指標(biāo)比使用400納米鍵合墊時(shí)提高多達(dá)8倍。. N: l9 y0 H" G( D, q' q% W. h
    6 O- X8 l' h* E9 E, Z
    未來(lái),如果鍵合間距進(jìn)一步縮小,Chia建議,可能會(huì)出現(xiàn)"折疊"電路塊的實(shí)用方法,即電路塊跨兩個(gè)晶圓構(gòu)建。這樣,塊內(nèi)現(xiàn)在的一些長(zhǎng)連接可能能夠采取垂直捷徑,潛在地加快計(jì)算速度并降低功耗。/ Z# \% w/ d* {4 d# u/ d

    6 t% @2 |' I( w% j: V% yHybrid bonding的應(yīng)用可能不僅限于硅。CEA Leti的Souriau表示:“今天有大量關(guān)于硅到硅晶圓的開(kāi)發(fā),但我們也在研究氮化鎵和硅晶圓以及玻璃晶圓之間的Hybrid bonding...各種材料之間的結(jié)合!彼慕M織甚至展示了用于量子計(jì)算芯片的Hybrid bonding研究,這涉及超導(dǎo)鈮而不是銅的對(duì)準(zhǔn)和鍵合。! ^. L: K7 k' N8 }' W5 W
    ; n: {4 V, \! Y* A
    Souriau說(shuō):"很難說(shuō)極限會(huì)在哪里。事情發(fā)展得非常快。"
    6 ?6 u; y3 Y! N
    7 e7 Y; c& H0 \/ t- G
    % o- ^) @6 O# Y' ?
    Hybrid bonding在光電子領(lǐng)域的應(yīng)用
    / _6 q  @6 \+ o* b+ @2 P. Y隨著數(shù)據(jù)中心和高性能計(jì)算對(duì)帶寬和能效的需求不斷增加,光電子技術(shù)正成為一個(gè)重要的發(fā)展方向。Hybrid bonding技術(shù)在這一領(lǐng)域也展現(xiàn)出巨大潛力,特別是在光電子集成芯片(PIC)、硅基光電子(SiPh)和光電共封裝(Co-Packaged Optics)等應(yīng)用中。
    , X) Y" M& I& S0 Y8 a8 {; [3 o; i3 _3 o7 Y
    1. 光電子集成芯片(PIC)& s0 ~' _" V5 I
    Hybrid bonding技術(shù)使得將光學(xué)元件(如激光器、調(diào)制器和探測(cè)器)與電子控制電路緊密集成成為可能。這種緊密集成可以顯著提高PIC的性能,減少信號(hào)損失,并提高整體系統(tǒng)的效率。
    * L5 j/ h* r# r) _6 a4 s: o9 E: j* H2 l- _6 \# O
    2. 硅基光電子(SiPh):
    1 M8 Z* S9 w: C1 S" N( l1 y在硅基光電子領(lǐng)域,Hybrid bonding可以用于將專門(mén)的III-V族材料(如銦磷或砷化鎵)制成的激光器和探測(cè)器與硅基光波導(dǎo)和電路結(jié)合。這種方法結(jié)合了不同材料的優(yōu)勢(shì),克服了硅作為間接帶隙半導(dǎo)體在光發(fā)射方面的固有限制。' G; \5 Z9 `+ {) f
    & F8 E6 @; v9 Q- W  u& `- N
    3. 光電共封裝(Co-Packaged Optics):
    : c/ W( N" K* k* ]! o0 }* O對(duì)于數(shù)據(jù)中心和高性能計(jì)算應(yīng)用,光電共封裝正成為一個(gè)重要趨勢(shì)。Hybrid bonding技術(shù)可以實(shí)現(xiàn)光學(xué)引擎和交換芯片的緊密集成,減少電信號(hào)傳輸距離,從而降低功耗并提高數(shù)據(jù)傳輸速率。
    9 }& i, ]: Z% Q0 H- R, u& C: q) c* d! o+ V
    Hybrid bonding在這些應(yīng)用中的優(yōu)勢(shì)包括:* R3 T+ G3 c( q* C  \
  • 更高的集成度:允許光學(xué)和電子元件在更小的空間內(nèi)緊密排列。
  • 改善的熱管理:通過(guò)更好的熱耦合,有助于管理光電器件的熱量。
  • 更短的互連:減少光學(xué)和電子信號(hào)之間的傳輸距離,提高性能。
  • 更好的信號(hào)完整性:減少寄生效應(yīng),提高高速信號(hào)的質(zhì)量。
    ( R" s6 u  ?$ A% x
    3 C$ M+ \) P9 X1 a% g
    然而,將Hybrid bonding應(yīng)用于光電子領(lǐng)域也面臨一些挑戰(zhàn):; c5 }+ \* z6 c; I
  • 材料兼容性:確保不同材料系統(tǒng)(如III-V族半導(dǎo)體和硅)之間的良好界面。
  • 對(duì)準(zhǔn)精度:光學(xué)元件通常需要亞微米級(jí)的對(duì)準(zhǔn)精度。
  • 熱膨脹匹配:不同材料的熱膨脹系數(shù)差異可能導(dǎo)致應(yīng)力和可靠性問(wèn)題。
  • 良率考慮:集成更多元件可能增加整體良率風(fēng)險(xiǎn)。
    4 C0 w- H: h* A8 K

    ) _4 |. B: d) J6 O" `/ M, V  s% f研究人員和工程師正在積極解決這些挑戰(zhàn)。例如,一些團(tuán)隊(duì)正在開(kāi)發(fā)新的對(duì)準(zhǔn)技術(shù)和界面材料,以改善不同材料系統(tǒng)之間的兼容性。其他研究則專注于優(yōu)化Hybrid bonding工藝,以滿足光電子器件的特殊需求。0 B: t. S, y( o) k2 F
    * e0 C+ T2 u* g: J0 A) P

    5 v% k1 F6 Q6 h2 z結(jié)論* ~$ R; D9 X& X% h/ y+ P! [) ]. O
    Hybrid bonding技術(shù)正在推動(dòng)芯片制造和封裝技術(shù)的革新。從高性能計(jì)算到光電子集成,這項(xiàng)技術(shù)都展現(xiàn)出巨大的應(yīng)用潛力。隨著研究人員繼續(xù)突破技術(shù)極限,我們可以期待在未來(lái)幾年看到更多基于Hybrid bonding的創(chuàng)新產(chǎn)品和解決方案。3 k4 B% a# @9 {) V5 b% K
    ! c8 E0 k8 x/ k" }) X% [$ {
    在材料兼容性、對(duì)準(zhǔn)精度和熱管理等方面仍然存在一些技術(shù)挑戰(zhàn),但Hybrid bonding無(wú)疑將在未來(lái)的半導(dǎo)體和光電子產(chǎn)業(yè)中扮演關(guān)鍵角色。隨著這些挑戰(zhàn)被逐步克服,我們可能會(huì)看到更多創(chuàng)新應(yīng)用的出現(xiàn),如更高性能的AI加速器、更高帶寬的內(nèi)存系統(tǒng),以及更高效的光電集成設(shè)備。
    6 l9 _6 a* Q9 e' m2 m4 x
    3 w1 [0 y4 E( c  A5 qHybrid bonding技術(shù)的持續(xù)發(fā)展不僅將推動(dòng)電子產(chǎn)品的性能提升,還可能催生全新的應(yīng)用領(lǐng)域和產(chǎn)品類(lèi)型。它為工程師和設(shè)計(jì)師提供了新的工具,使他們能夠突破當(dāng)前技術(shù)的限制,創(chuàng)造出更加先進(jìn)和高效的系統(tǒng)。$ C5 k: B- j, y$ Q* e- A9 [3 m
    - Y6 i9 R8 e2 P2 h7 o5 D+ J
    參考來(lái)源[1] S. K. Moore, "Hybrid Bonding Plays Starring Role in 3D Chips," IEEE Spectrum, Aug. 11, 2024. [Online].
    . c6 R, i& k% a* u+ t1 C" [' K; ?- S% w5 U
    - END -
    ' ?0 I  ]4 B0 p5 u( H5 d. K# ~2 Q( ]% ~7 U- F& b( t+ L# D
    軟件申請(qǐng)我們歡迎化合物/硅基光電子芯片的研究人員和工程師申請(qǐng)?bào)w驗(yàn)免費(fèi)版PIC Studio軟件。無(wú)論是研究還是商業(yè)應(yīng)用,PIC Studio都可提升您的工作效能。
    & i: w" ^- S  L2 f. Q& e6 Y點(diǎn)擊左下角"閱讀原文"馬上申請(qǐng)
    & R5 k- M7 g  c, C# K% ^
    . t# W6 q5 ?1 W% P! R( s1 b歡迎轉(zhuǎn)載8 s( r! c& l" {- \& X. o2 ]4 p
    ' R; c% H1 {7 c2 A$ \( r
    轉(zhuǎn)載請(qǐng)注明出處,請(qǐng)勿修改內(nèi)容和刪除作者信息!
    ) n$ w; G8 ?# |; o; y
    / n: i. t# D+ [1 f7 c
    . `0 A7 O7 {" R- |
    ( ?9 g( u* j3 i

    - k; g1 @) I( U: }3 p+ A' `# h( z4 N' n. L+ T, Y. m
    關(guān)注我們: q' C6 I. X/ l  M5 v6 H: y6 v

    # R9 L' T. u8 \  N+ }' p
    1 b4 N$ J& ]5 @* B6 C' q
    6 s: J8 r) _# V3 I6 P
    6 d# ^% u  C. j1 h3 B0 S
    ! M# U5 [; E7 O3 o

    6 U3 n2 A* p+ b, i) D" \. ~3 P ; j2 w$ V, H' F6 {8 F7 q; ]
                          9 u$ o/ z5 t' ~* f' l  z& ?

    % K5 X) F# A+ ]9 f7 n
    ' @, }! g# R4 U1 W% p8 S2 X8 n

    ( c0 q+ n5 L; S/ s, u1 w, l關(guān)于我們:" |3 L9 N- j: A9 ^
    深圳逍遙科技有限公司(Latitude Design Automation Inc.)是一家專注于半導(dǎo)體芯片設(shè)計(jì)自動(dòng)化(EDA)的高科技軟件公司。我們自主開(kāi)發(fā)特色工藝芯片設(shè)計(jì)和仿真軟件,提供成熟的設(shè)計(jì)解決方案如PIC Studio、MEMS Studio和Meta Studio,分別針對(duì)光電芯片、微機(jī)電系統(tǒng)、超透鏡的設(shè)計(jì)與仿真。我們提供特色工藝的半導(dǎo)體芯片集成電路版圖、IP和PDK工程服務(wù),廣泛服務(wù)于光通訊、光計(jì)算、光量子通信和微納光子器件領(lǐng)域的頭部客戶。逍遙科技與國(guó)內(nèi)外晶圓代工廠及硅光/MEMS中試線合作,推動(dòng)特色工藝半導(dǎo)體產(chǎn)業(yè)鏈發(fā)展,致力于為客戶提供前沿技術(shù)與服務(wù)。
    * T  p' X6 Z! S6 ~0 Q. \. i: j/ q* J
    http://www.latitudeda.com/! P$ P# z, G5 C9 O
    (點(diǎn)擊上方名片關(guān)注我們,發(fā)現(xiàn)更多精彩內(nèi)容)
  • 發(fā)表回復(fù)

    本版積分規(guī)則

    關(guān)閉

    站長(zhǎng)推薦上一條 /1 下一條


    聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表