電子產(chǎn)業(yè)一站式賦能平臺(tái)

PCB聯(lián)盟網(wǎng)

搜索
查看: 54|回復(fù): 0
收起左側(cè)

IEEE Spectrum | Hybrid bonding技術(shù)在3D芯片中扮演主角

[復(fù)制鏈接]

441

主題

441

帖子

3200

積分

四級(jí)會(huì)員

Rank: 4

積分
3200
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2024-9-16 08:02:00 | 只看該作者 |只看大圖 回帖獎(jiǎng)勵(lì) |倒序?yàn)g覽 |閱讀模式
簡(jiǎn)介8 y: m8 R. u, B5 |: ]2 r. e0 h5 w
在半導(dǎo)體行業(yè)繼續(xù)追求納米級(jí)縮小電路的同時(shí),涉及更大尺度(數(shù)百或數(shù)千納米)的技術(shù)可能在未來(lái)五年內(nèi)同樣引人注目。Hybrid bonding可以將兩個(gè)或更多芯片堆疊在同一封裝中。
# s: W, I- j# T
& o- ^" G8 ^7 F& W6 | , w0 l2 V* @5 ?0 }. |2 k1 G& p0 ?
圖1:Hybrid bonding 在兩個(gè)芯片的銅互連之間建立高密度的3D連接。在這個(gè)案例中,Imec成功實(shí)現(xiàn)了每400納米一個(gè)連接。
5 a+ J; z( U, U8 r4 s5 |! R9 S% |8 Y$ y  X

. r; L' X; T6 ~圖2:Hybrid bonding的基本制程. o" y4 h6 n/ Y3 B' P! V3 Z8 w
) D2 N) m% r! u7 z& G# G
上圖展示了Hybrid bonding的基本制程。兩個(gè)晶圓(或一個(gè)芯片和一個(gè)晶圓)面對(duì)面對(duì)齊,表面覆蓋有氧化物絕緣層和略微凹陷的銅墊,這些銅墊與芯片的互連層相連。
8 ~( O/ {  P; ?1 b1 j0 i5 G6 P1 g5 Y2 ~0 ^& q
Hybrid bonding技術(shù)允許芯片制造商在處理器和存儲(chǔ)器中增加晶體管數(shù)量,盡管晶體管本身的縮小速度已經(jīng)放緩。在2024年5月于丹佛舉行的IEEE電子元件與技術(shù)會(huì)議(ECTC)上,來(lái)自世界各地的研究小組展示了對(duì)這項(xiàng)技術(shù)的多項(xiàng)改進(jìn),其中一些成果可能導(dǎo)致3D堆疊芯片之間連接密度創(chuàng)紀(jì)錄:每平方毫米硅片上可達(dá)700萬(wàn)個(gè)連接。
: m4 t2 b8 b6 s7 Y0 T. M
, f4 t4 x  h! t, z4 ^+ K( \# `6 T9 T這些大量連接的需求源于半導(dǎo)體進(jìn)展的新性質(zhì)。英特爾的Yi Shi在ECTC上向工程師們解釋,摩爾定律現(xiàn)在受到一個(gè)稱為系統(tǒng)技術(shù)協(xié)同優(yōu)化(STCO)概念的支配。在這個(gè)概念下,芯片的功能(如緩存內(nèi)存、輸入/輸出和邏輯)被分別制造,每個(gè)功能都使用最適合的制造技術(shù)。然后,可以使用Hybrid bonding和其他先進(jìn)的封裝技術(shù)將這些子系統(tǒng)組裝在一起,使其性能與單片硅相當(dāng)。但這只有在高密度連接可以在單獨(dú)的硅片之間以小延遲和低能耗傳輸數(shù)據(jù)時(shí)才能實(shí)現(xiàn)。! m$ w  v0 y0 g8 S* G7 M
! |( s, x$ k+ o' L6 W* l
在所有先進(jìn)封裝技術(shù)中,Hybrid bonding提供了最高密度的垂直連接。因此,它是先進(jìn)封裝行業(yè)增長(zhǎng)最快的領(lǐng)域。根據(jù)Yole Group的技術(shù)和市場(chǎng)分析師Gabriella Pereira的說(shuō)法,整個(gè)市場(chǎng)預(yù)計(jì)到2029年將增長(zhǎng)兩倍多,達(dá)到380億美元。Yole預(yù)測(cè),到那時(shí)Hybrid bonding將占市場(chǎng)的約一半,盡管目前它只占很小一部分。
* G4 S8 g& p! r* ]# `- }
' e' M, U3 m: B在Hybrid bonding中,銅墊被建立在每個(gè)芯片的頂面。銅周圍是絕緣體,通常是二氧化硅,而墊本身略微凹陷于絕緣體表面。在對(duì)氧化物進(jìn)行化學(xué)修飾后,兩個(gè)芯片被面對(duì)面壓在一起,使凹陷的墊對(duì)齊。然后,這個(gè)"三明治"結(jié)構(gòu)被緩慢加熱,導(dǎo)致銅膨脹跨越間隙并融合,連接兩個(gè)芯片。
1 M7 O' T* `, W3 r2 O$ f8 M6 J
1 }: P) u( n& u% L改進(jìn)Hybrid bonding9 G9 r: f& z; e) z0 @  t  v
研究人員正在通過(guò)多種方法改進(jìn)Hybrid bonding技術(shù):# x- V5 a9 z0 Q, Y  [, C( x
  • 表面平整化:為了以100納米級(jí)的精度將兩個(gè)晶圓結(jié)合在一起,整個(gè)晶圓必須幾乎完全平整;瘜W(xué)機(jī)械平坦化(CMP)過(guò)程在這里起著關(guān)鍵作用。
  • 粘合強(qiáng)度:研究人員正在嘗試使用不同的表面材料(如碳氮化硅而不是二氧化硅)和不同的化學(xué)活化方案來(lái)確保平整部分足夠牢固地粘合在一起。
  • 銅連接控制:控制銅墊之間間隙的大小非常重要。三星的Seung Ho Hahn報(bào)告了一種新的化學(xué)過(guò)程,希望通過(guò)每次蝕刻一個(gè)原子層的銅來(lái)精確控制這個(gè)間隙。
  • 改善銅連接質(zhì)量:東北大學(xué)的研究人員報(bào)告了一種新的冶金方案,可能最終生成跨越邊界的大型單晶銅,這將降低連接的電阻并提高其可靠性。
  • 簡(jiǎn)化粘合過(guò)程:一些實(shí)驗(yàn)旨在降低形成鍵所需的退火溫度(通常為300°C),以最大限度地減少長(zhǎng)時(shí)間加熱對(duì)芯片的潛在損壞風(fēng)險(xiǎn)。應(yīng)用材料公司的研究人員提出了一種方法,可以將退火時(shí)間從數(shù)小時(shí)大幅縮短到僅5分鐘。8 b! e+ e& k8 z; S9 j3 i6 ?) F) _

    & P+ u/ e" @0 M% q" C) z1 u, d

    ' R4 i; a/ Z3 T. k' S芯片到晶圓(CoW)的Hybrid bonding
    6 Q; w$ ^7 L/ e: ?( u6 A芯片到晶圓(CoW)的Hybrid bonding對(duì)先進(jìn)CPU和GPU制造商來(lái)說(shuō)更有用:它允許芯片制造商堆疊不同大小的Chiplet,并在綁定到另一個(gè)芯片之前測(cè)試每個(gè)芯片,確保他們不會(huì)因單個(gè)有缺陷的部件而毀掉昂貴的CPU。/ D' A! U  k4 ?, T5 e

    + ]* T3 Q6 n2 ~; k& o然而,CoW面臨著WoW(晶圓到晶圓)的所有困難,而且緩解這些困難的選擇更少。例如,CMP被設(shè)計(jì)用來(lái)使晶圓平整,而不是單個(gè)芯片。一旦芯片從源晶圓上切割下來(lái)并經(jīng)過(guò)測(cè)試,就很難再改善其粘合準(zhǔn)備狀態(tài)。/ m! S  L" l" _+ S" i

    . q- ^4 T$ @$ ~  V# z5 w盡管如此,英特爾的研究人員報(bào)告了具有3微米間距的CoW混合鍵合,而Imec的團(tuán)隊(duì)甚至實(shí)現(xiàn)了2微米,主要是通過(guò)在芯片仍然附著在晶圓上時(shí)使其非常平整,并在整個(gè)過(guò)程中保持其超級(jí)清潔。兩個(gè)團(tuán)隊(duì)都使用等離子體蝕刻來(lái)切割芯片,而不是使用傳統(tǒng)的專用刀片方法。與刀片不同,等離子體蝕刻不會(huì)導(dǎo)致邊緣出現(xiàn)碎屑,這些碎屑可能會(huì)干擾連接。它還允許Imec團(tuán)隊(duì)塑造芯片,制作倒角邊緣,以緩解可能破壞連接的機(jī)械應(yīng)力。
    . o* `8 S9 F  I$ p7 ~. [" h. u' v+ m
    CoW Hybrid bonding對(duì)高帶寬內(nèi)存(HBM)的未來(lái)重要。HBM是DRAM芯片的堆棧(目前為8到12層高),位于控制邏輯芯片之上。它通常與高端GPU放置在同一封裝中,對(duì)于處理運(yùn)行大型語(yǔ)言模型(如ChatGPT)所需的大量數(shù)據(jù)重要。目前,HBM芯片使用微凸點(diǎn)技術(shù)堆疊,在每層之間有微小的焊料球,周圍是有機(jī)填充物。
    , v  K5 {$ B- w8 C& q7 i2 Y
    1 o: D" }. g) p$ k但隨著AI推動(dòng)內(nèi)存需求不斷增加,DRAM制造商希望在HBM芯片中堆疊20層或更多。微凸點(diǎn)占用的體積意味著這些堆棧很快將太高,無(wú)法與GPU正確地配套在封裝中。Hybrid bonding將縮小HBM的高度,并使熱量更容易從封裝中散出,因?yàn)閷娱g的熱阻會(huì)降低。
    - O* s8 v; C2 X( T/ {: q  F4 F- D  A3 p! M
    在ECTC上,三星工程師展示了Hybrid bonding可以產(chǎn)生16層HBM堆棧。三星高級(jí)工程師Hyeonmin Lee表示:“我認(rèn)為使用這項(xiàng)技術(shù)制造超過(guò)20層的堆棧是可能的!逼渌碌腃oW技術(shù)也可能有助于將Hybrid bonding引入高帶寬內(nèi)存。CEA Leti的研究人員正在探索所謂的自對(duì)準(zhǔn)技術(shù)。這將有助于僅使用化學(xué)過(guò)程就確保良好的CoW連接。每個(gè)表面的某些部分將被制成疏水性,某些部分制成親水性,從而導(dǎo)致表面能自動(dòng)滑入到位。
    - @8 @7 ?# |+ N) I0 @' o/ T, p# y9 c/ P$ e9 v+ R
    在ECTC上,來(lái)自東北大學(xué)和雅馬哈機(jī)器人的研究人員報(bào)告了類似方案的工作,使用水的表面張力來(lái)對(duì)準(zhǔn)實(shí)驗(yàn)性DRAM芯片上的5微米墊,精度優(yōu)于50納米。
    8 N# I0 z$ J* r1 m/ U
    . l. u# t" g# M$ n5 ^
    $ ^  Z; ~% }) N6 x2 I
    Hybrid bonding的未來(lái)  k1 r! {. e$ S6 K
    研究人員幾乎肯定會(huì)繼續(xù)減小Hybrid bonding連接的間距。臺(tái)灣積體電路制造公司(TSMC)路徑研究系統(tǒng)項(xiàng)目經(jīng)理Han-Jong Chia在ECTC上告訴工程師們,200納米的WoW間距不僅可能,而且是可取的。在兩年內(nèi),TSMC計(jì)劃引入一種稱為背面供電的技術(shù)(英特爾計(jì)劃在今年年底前引入同樣的技術(shù))。$ W  |; I) e# m' x, ~
    9 T' _7 o: v# G
    這是一種將芯片的大塊供電互連放在硅表面下方而不是上方的技術(shù)。隨著這些電源管道的移開(kāi),最上面的層可以更好地連接到更小的Hybrid bonding鍵合墊,TSMC研究人員計(jì)算出。具有200納米鍵合墊的背面供電將大大降低3D連接的電容,使能效和信號(hào)速度的衡量指標(biāo)比使用400納米鍵合墊時(shí)提高多達(dá)8倍。
    9 f9 t! u: G: R/ S1 g
    8 E# h" Q- A0 _, i2 n未來(lái),如果鍵合間距進(jìn)一步縮小,Chia建議,可能會(huì)出現(xiàn)"折疊"電路塊的實(shí)用方法,即電路塊跨兩個(gè)晶圓構(gòu)建。這樣,塊內(nèi)現(xiàn)在的一些長(zhǎng)連接可能能夠采取垂直捷徑,潛在地加快計(jì)算速度并降低功耗。" i. l' x8 a+ |6 y6 p

    : G& D4 O% N2 O" UHybrid bonding的應(yīng)用可能不僅限于硅。CEA Leti的Souriau表示:“今天有大量關(guān)于硅到硅晶圓的開(kāi)發(fā),但我們也在研究氮化鎵和硅晶圓以及玻璃晶圓之間的Hybrid bonding...各種材料之間的結(jié)合!彼慕M織甚至展示了用于量子計(jì)算芯片的Hybrid bonding研究,這涉及超導(dǎo)鈮而不是銅的對(duì)準(zhǔn)和鍵合。
    6 U2 V& h8 R, Q* O
    ' W( L- g; c  D/ X( ~9 ^- NSouriau說(shuō):"很難說(shuō)極限會(huì)在哪里。事情發(fā)展得非常快。"
    ; Z6 \( R3 \) e, j) ^* N2 v
    6 E* n5 W8 t1 D* n" }/ r  I' V$ D# p& k

    6 w# G9 S8 r, F0 R" T( FHybrid bonding在光電子領(lǐng)域的應(yīng)用7 g8 X# |: p5 L7 y4 W
    隨著數(shù)據(jù)中心和高性能計(jì)算對(duì)帶寬和能效的需求不斷增加,光電子技術(shù)正成為一個(gè)重要的發(fā)展方向。Hybrid bonding技術(shù)在這一領(lǐng)域也展現(xiàn)出巨大潛力,特別是在光電子集成芯片(PIC)、硅基光電子(SiPh)和光電共封裝(Co-Packaged Optics)等應(yīng)用中。
    : G8 h( S0 A! S: O0 A; U
    6 x( L5 c  E. G" W7 u. Z1. 光電子集成芯片(PIC)
    / j. B3 `- H" U% \Hybrid bonding技術(shù)使得將光學(xué)元件(如激光器、調(diào)制器和探測(cè)器)與電子控制電路緊密集成成為可能。這種緊密集成可以顯著提高PIC的性能,減少信號(hào)損失,并提高整體系統(tǒng)的效率。
    ( A6 m! V% d/ D! R) d! |7 t. _: Q& w9 ?9 F8 b5 a& d7 @! z) B
    2. 硅基光電子(SiPh):8 v/ i2 Z4 N- t2 N
    在硅基光電子領(lǐng)域,Hybrid bonding可以用于將專門的III-V族材料(如銦磷或砷化鎵)制成的激光器和探測(cè)器與硅基光波導(dǎo)和電路結(jié)合。這種方法結(jié)合了不同材料的優(yōu)勢(shì),克服了硅作為間接帶隙半導(dǎo)體在光發(fā)射方面的固有限制。
    , o5 O2 A% P" f6 M* a- W
    * v+ b$ j' m# ^4 K9 s( o3. 光電共封裝(Co-Packaged Optics):
    3 Y, r+ c. s& n7 v) S- Z$ j3 e& z對(duì)于數(shù)據(jù)中心和高性能計(jì)算應(yīng)用,光電共封裝正成為一個(gè)重要趨勢(shì)。Hybrid bonding技術(shù)可以實(shí)現(xiàn)光學(xué)引擎和交換芯片的緊密集成,減少電信號(hào)傳輸距離,從而降低功耗并提高數(shù)據(jù)傳輸速率。
    & m( j  Y+ s0 p6 X
    . a: N9 b" m( _& S) i8 i/ e! RHybrid bonding在這些應(yīng)用中的優(yōu)勢(shì)包括:
    , e/ [; u( S  d6 a; T
  • 更高的集成度:允許光學(xué)和電子元件在更小的空間內(nèi)緊密排列。
  • 改善的熱管理:通過(guò)更好的熱耦合,有助于管理光電器件的熱量。
  • 更短的互連:減少光學(xué)和電子信號(hào)之間的傳輸距離,提高性能。
  • 更好的信號(hào)完整性:減少寄生效應(yīng),提高高速信號(hào)的質(zhì)量。
    ; n/ w" l" A7 k( Y& M6 T- K' s

    : m2 B) x! o& f: }4 [8 `然而,將Hybrid bonding應(yīng)用于光電子領(lǐng)域也面臨一些挑戰(zhàn):
    * h* [# v* A0 l  x- I' ?' Y
  • 材料兼容性:確保不同材料系統(tǒng)(如III-V族半導(dǎo)體和硅)之間的良好界面。
  • 對(duì)準(zhǔn)精度:光學(xué)元件通常需要亞微米級(jí)的對(duì)準(zhǔn)精度。
  • 熱膨脹匹配:不同材料的熱膨脹系數(shù)差異可能導(dǎo)致應(yīng)力和可靠性問(wèn)題。
  • 良率考慮:集成更多元件可能增加整體良率風(fēng)險(xiǎn)。
    # I5 e/ d/ `2 a2 `' r3 p, _, y! ~

    9 n9 j6 O& u+ a! |研究人員和工程師正在積極解決這些挑戰(zhàn)。例如,一些團(tuán)隊(duì)正在開(kāi)發(fā)新的對(duì)準(zhǔn)技術(shù)和界面材料,以改善不同材料系統(tǒng)之間的兼容性。其他研究則專注于優(yōu)化Hybrid bonding工藝,以滿足光電子器件的特殊需求。/ J& I( @& `  F

    7 B, O  J# x, W# I2 k
      a4 M3 O2 _( ^- G
    結(jié)論
    5 Z! q; G( J& u+ rHybrid bonding技術(shù)正在推動(dòng)芯片制造和封裝技術(shù)的革新。從高性能計(jì)算到光電子集成,這項(xiàng)技術(shù)都展現(xiàn)出巨大的應(yīng)用潛力。隨著研究人員繼續(xù)突破技術(shù)極限,我們可以期待在未來(lái)幾年看到更多基于Hybrid bonding的創(chuàng)新產(chǎn)品和解決方案。
    ; y1 L4 _+ J; @5 n
    ' ]% v: d2 W) h  W9 ~) v" I在材料兼容性、對(duì)準(zhǔn)精度和熱管理等方面仍然存在一些技術(shù)挑戰(zhàn),但Hybrid bonding無(wú)疑將在未來(lái)的半導(dǎo)體和光電子產(chǎn)業(yè)中扮演關(guān)鍵角色。隨著這些挑戰(zhàn)被逐步克服,我們可能會(huì)看到更多創(chuàng)新應(yīng)用的出現(xiàn),如更高性能的AI加速器、更高帶寬的內(nèi)存系統(tǒng),以及更高效的光電集成設(shè)備。. c. D6 r5 c  R% @: R( @, l7 D

    2 ~' j8 R+ J' n1 j  x( s$ CHybrid bonding技術(shù)的持續(xù)發(fā)展不僅將推動(dòng)電子產(chǎn)品的性能提升,還可能催生全新的應(yīng)用領(lǐng)域和產(chǎn)品類型。它為工程師和設(shè)計(jì)師提供了新的工具,使他們能夠突破當(dāng)前技術(shù)的限制,創(chuàng)造出更加先進(jìn)和高效的系統(tǒng)。! D, p' V9 E- {/ ^

    . h' E3 V) R, \5 p參考來(lái)源[1] S. K. Moore, "Hybrid Bonding Plays Starring Role in 3D Chips," IEEE Spectrum, Aug. 11, 2024. [Online].! X+ r" u: \) a  w
    % M" y/ k* ~" i* e- @
    - END -# u" M' V& X) N! X! I
    3 M7 l9 D( l5 s! c
    軟件申請(qǐng)我們歡迎化合物/硅基光電子芯片的研究人員和工程師申請(qǐng)?bào)w驗(yàn)免費(fèi)版PIC Studio軟件。無(wú)論是研究還是商業(yè)應(yīng)用,PIC Studio都可提升您的工作效能。5 i  |) ?# N; Y4 T7 T4 \
    點(diǎn)擊左下角"閱讀原文"馬上申請(qǐng)* b& R7 f% n. z0 z0 ~

    $ R; q, ?; |+ O8 i歡迎轉(zhuǎn)載$ K" H7 s' U$ G2 ^
    ! K$ f1 K8 A. A
    轉(zhuǎn)載請(qǐng)注明出處,請(qǐng)勿修改內(nèi)容和刪除作者信息!
    4 G' H0 T. T: x2 u9 {
    ; W8 W/ u: G1 X: G* ~
    3 t5 w$ `/ f: W7 |; Y1 y- D
    ) I- Z% b) u% H

    + \( G* Z! D& l
    + B; P' X2 u- n4 W關(guān)注我們9 [' D0 P/ [' f, g7 l

    1 X) [' }' N8 y6 ]9 c

    ; u7 A5 ~. S2 Y$ X: s9 m : }& N. p, T) S" E0 f

    : K3 O9 s" N  }$ c: H! X# U, s ( |0 v4 w+ O+ E
    ; H, B4 w0 B# w0 T+ S  P

    / O8 d& \; C! u: ^
                         
    2 J+ v+ C1 m+ o9 P. Z" a
    + D4 c3 ?, p8 O8 C! Q% o
    + \: i3 v8 M8 [6 Z+ |
    . I+ j+ ~3 g* l/ ?7 ]1 s6 {
    關(guān)于我們:
    9 T$ z1 }. t, l/ x% C. F5 q, N深圳逍遙科技有限公司(Latitude Design Automation Inc.)是一家專注于半導(dǎo)體芯片設(shè)計(jì)自動(dòng)化(EDA)的高科技軟件公司。我們自主開(kāi)發(fā)特色工藝芯片設(shè)計(jì)和仿真軟件,提供成熟的設(shè)計(jì)解決方案如PIC Studio、MEMS Studio和Meta Studio,分別針對(duì)光電芯片、微機(jī)電系統(tǒng)、超透鏡的設(shè)計(jì)與仿真。我們提供特色工藝的半導(dǎo)體芯片集成電路版圖、IP和PDK工程服務(wù),廣泛服務(wù)于光通訊、光計(jì)算、光量子通信和微納光子器件領(lǐng)域的頭部客戶。逍遙科技與國(guó)內(nèi)外晶圓代工廠及硅光/MEMS中試線合作,推動(dòng)特色工藝半導(dǎo)體產(chǎn)業(yè)鏈發(fā)展,致力于為客戶提供前沿技術(shù)與服務(wù)。
    1 {1 X6 x& I1 m& q3 ?  Y* c( l$ P3 |% L
    1 i1 ^/ G; B! F7 e* Zhttp://www.latitudeda.com/* |$ ?+ K, D9 B6 d! P/ O) F
    (點(diǎn)擊上方名片關(guān)注我們,發(fā)現(xiàn)更多精彩內(nèi)容)
  • 發(fā)表回復(fù)

    本版積分規(guī)則

    關(guān)閉

    站長(zhǎng)推薦上一條 /1 下一條


    聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表