|
引言* W+ A9 |! L) y: W. u
隨著人工智能(AI)和高性能計(jì)算(HPC)應(yīng)用的快速發(fā)展,半導(dǎo)體產(chǎn)業(yè)正面臨挑戰(zhàn)與機(jī)遇。計(jì)算能力、內(nèi)存帶寬和能源效率需求的持續(xù)提升,使得半導(dǎo)體制程不斷挑戰(zhàn)性能極限。在這個(gè)背景下,先進(jìn)封裝技術(shù)已經(jīng)發(fā)展成為延續(xù)摩爾定律、推動(dòng)半導(dǎo)體產(chǎn)業(yè)創(chuàng)新的核心策略。這項(xiàng)技術(shù)不僅能夠提升芯片性能,還能實(shí)現(xiàn)更低的功耗和更小的外形尺寸,為AI和HPC應(yīng)用提供了強(qiáng)有力的技術(shù)支持[1]。- o2 w" `5 v# h- M/ R' f
. Y+ ]' R6 m6 K" d- s' ~" a市場(chǎng)分析與發(fā)展趨勢(shì)& |( u# p: [" N+ l4 H+ \/ N
根據(jù)Yole Group的最新市場(chǎng)調(diào)查報(bào)告,2023年全球先進(jìn)封裝市場(chǎng)規(guī)模達(dá)到392億美元,預(yù)計(jì)到2029年將大幅增長(zhǎng)至811億美元,年復(fù)合增長(zhǎng)率(CAGR)高達(dá)12.9%。在整體IC封裝市場(chǎng)中,先進(jìn)封裝已占據(jù)44%的份額,其中AI和HPC應(yīng)用的比重正在穩(wěn)步提升。這一快速增長(zhǎng)主要得益于數(shù)據(jù)中心、邊緣計(jì)算、自動(dòng)駕駛等新興應(yīng)用領(lǐng)域?qū)Ω咝阅苄酒耐⑿枨。特別是在生成式AI的推動(dòng)下,對(duì)高性能計(jì)算和大規(guī)模并行處理能力的需求進(jìn)一步提升,加速了先進(jìn)封裝技術(shù)的發(fā)展。0 ~" N- T, ?# l/ i. y: c, I
ugqzzabzoum6402036025.png (323.83 KB, 下載次數(shù): 0)
下載附件
保存到相冊(cè)
ugqzzabzoum6402036025.png
昨天 02:41 上傳
( V% Z! H+ `9 G3 U3 D% o4 x! W
圖1:先進(jìn)封裝市場(chǎng)增長(zhǎng)趨勢(shì)(source: Yole Group)
! O& U W7 ^2 R9 X; _# N5 U2 R6 U. x+ D; q$ ~# R
2023年,全球半導(dǎo)體領(lǐng)域的先進(jìn)封裝資本支出約為99億美元。英特爾與臺(tái)積電并列投資第一,各約投入32億美元,占總投資的31%。三星緊隨其后,投資約18億美元,占比20%。隨著市場(chǎng)需求的持續(xù)增長(zhǎng),2024年的投資規(guī)模預(yù)計(jì)將增加20%,達(dá)到119億美元。這些投資主要用于擴(kuò)充產(chǎn)能和技術(shù)研發(fā),以滿足市場(chǎng)對(duì)先進(jìn)封裝產(chǎn)品日益增長(zhǎng)的需求。, L- C# W+ @4 ^
& f6 ?" q! ^1 Q2 }2 i1 V
先進(jìn)封裝技術(shù)體系5 m7 S" `6 O" ~/ ?8 W
傳統(tǒng)的QFP、QFN等封裝技術(shù)在滿足基礎(chǔ)電子產(chǎn)品需求方面發(fā)揮著重要作用,但隨著AI和HPC應(yīng)用的發(fā)展,其性能限制日益顯現(xiàn)。先進(jìn)封裝技術(shù)通過創(chuàng)新的設(shè)計(jì)和工藝,實(shí)現(xiàn)了更高的集成度、更短的互連距離,從而帶來顯著的性能提升和功耗優(yōu)化。目前,WLCSP(晶圓級(jí)芯片尺寸封裝)技術(shù)通過扇出型封裝(FOWLP)實(shí)現(xiàn)了更靈活的設(shè)計(jì)方案。其重分布層(RDL)技術(shù)允許芯片具有更多的輸入輸出選項(xiàng),同時(shí)保持較小的封裝尺寸。
0 c7 f( u3 [: _$ ]
4cbsfkfuw3k6402036125.png (42.71 KB, 下載次數(shù): 0)
下載附件
保存到相冊(cè)
4cbsfkfuw3k6402036125.png
昨天 02:41 上傳
5 ?2 R* d6 l; G8 Q+ P) H! Z6 g
圖2:主要先進(jìn)封裝技術(shù)(source: IDTechEx)
' i4 E% H# W* D& j. [' L
0 B% a) k/ ~( c2.5D堆疊技術(shù)采用創(chuàng)新的中介層設(shè)計(jì),實(shí)現(xiàn)了芯片間的高效互連。該技術(shù)主要通過硅中介層、硅橋接和RDL三種方式實(shí)現(xiàn)。其中硅中介層采用TSV技術(shù)實(shí)現(xiàn)電氣連接,代表產(chǎn)品如臺(tái)積電的CoWoS-S;硅橋接技術(shù)使用更少的硅材料,具有更薄、功耗更低的特點(diǎn),如英特爾的EMIB和臺(tái)積電的CoWoS-L;而RDL則通過微影制程提升速度和散熱效果,適用于CoWoS-R等產(chǎn)品。
: u. I' i) w; x) j$ {7 }' p% M9 i3 E9 ^3 ^% Y# W- O
3D堆疊技術(shù)則通過垂直方向的創(chuàng)新設(shè)計(jì),實(shí)現(xiàn)了計(jì)算單元與內(nèi)存之間的最短互連距離。該技術(shù)主要包括使用微凸塊的TSV技術(shù)和無凸塊的混合鍵合技術(shù)。TSV技術(shù)通過硅通孔實(shí)現(xiàn)垂直互連,顯著提升了數(shù)據(jù)傳輸效率;而混合鍵合技術(shù)則通過結(jié)合介電材料和嵌入金屬,進(jìn)一步優(yōu)化了互連性能。同時(shí),光電共封裝(CPO)技術(shù)作為新一代封裝解決方案,在傳輸損耗、抗干擾能力、帶寬容量和能效比方面都展現(xiàn)出顯著優(yōu)勢(shì)。
+ J/ {0 s& z5 e* i9 S: X3 }3 K( ?. u. m2 s X: J
主要廠商技術(shù)布局
. \9 z. K! c4 x9 @* w: `4 R臺(tái)積電在先進(jìn)封裝領(lǐng)域構(gòu)建了完整的技術(shù)體系,其3DFabric平臺(tái)包括前端3D芯片堆疊SoIC技術(shù)和后端CoWoS系列解決方案及InFO封裝技術(shù)。通過CoWoS-S實(shí)現(xiàn)量產(chǎn)后,公司計(jì)劃在2027年推出更先進(jìn)的12個(gè)HBM堆疊的CoWoS解決方案。同時(shí),臺(tái)積電正在全球范圍內(nèi)擴(kuò)建先進(jìn)封裝產(chǎn)能,包括在臺(tái)灣建設(shè)新的先進(jìn)封裝廠,以及與Amkor合作在美國亞利桑那州提供先進(jìn)封裝服務(wù)。
; E4 w3 S' l* S/ \8 t+ r+ S1 F
kupsargmc2u6402036226.png (478.86 KB, 下載次數(shù): 0)
下載附件
保存到相冊(cè)
kupsargmc2u6402036226.png
昨天 02:41 上傳
9 W7 M( k& K$ ^# q( x1 w圖3:臺(tái)積電SoW封裝技術(shù)(source: 臺(tái)積電)
, o% `% @8 b6 ~5 B+ t% x: `4 ]) o& F6 z7 h( O0 A
英特爾在先進(jìn)封裝領(lǐng)域投入巨大,開發(fā)了EMIB、Foveros等創(chuàng)新技術(shù)。EMIB技術(shù)通過直接在有機(jī)基板中插入硅橋,避免了使用硅中介層與TSV的需求,有效減少了封裝尺寸和信號(hào)失真。Foveros技術(shù)則支持2.5D與3D堆疊,采用TSV與硅中介層,特別適用于客戶端與邊緣應(yīng)用場(chǎng)景。在新材料應(yīng)用方面,英特爾正在推進(jìn)玻璃基板技術(shù)的研發(fā),這項(xiàng)技術(shù)可以提供更高的互連密度,將頻寬從224G提升至448G。公司計(jì)劃在2030年前實(shí)現(xiàn)玻璃基板的量產(chǎn),這將為封裝技術(shù)帶來革命性的突破。
& {) e% A: g6 }# @- b; n
5mkrv2fzw246402036326.png (328.45 KB, 下載次數(shù): 0)
下載附件
保存到相冊(cè)
5mkrv2fzw246402036326.png
昨天 02:41 上傳
5 _4 q# ^! T- @ q% P4 [" I( y圖4:英特爾EMIB技術(shù)(source: 英特爾)
/ {8 [1 f% `! C- t9 ~6 f( ~6 k; R# L N( O
三星則充分利用其在存儲(chǔ)器、邏輯芯片和晶圓代工領(lǐng)域的優(yōu)勢(shì),開發(fā)了全面的先進(jìn)封裝解決方案。其I-Cube平臺(tái)基于TSV和后段制程技術(shù),支持2.5D和3D封裝,實(shí)現(xiàn)了異質(zhì)芯片的高效整合。H-Cube方案專門針對(duì)HBM集成設(shè)計(jì),采用混合基板技術(shù),確保了供電穩(wěn)定性。而采用7納米制程的X-Cube技術(shù),通過TSV堆疊SRAM和邏輯芯片,顯著提升了數(shù)據(jù)傳輸速度。1 w& {3 n3 T- q' B5 g' w6 n
dteayhn3k1p6402036426.png (75 KB, 下載次數(shù): 0)
下載附件
保存到相冊(cè)
dteayhn3k1p6402036426.png
昨天 02:41 上傳
7 d6 u3 V; o, U: P' M( }% _
圖5:三星先進(jìn)封裝技術(shù)(source: 三星)
# r9 _& j5 ] k' {- _" ~# a8 i7 j/ f c
技術(shù)趨勢(shì)與未來展望
6 F' P4 r- Q7 ^' y邊緣AI的發(fā)展正在成為推動(dòng)半導(dǎo)體產(chǎn)業(yè)增長(zhǎng)的新動(dòng)力。通過將Chiplet技術(shù)與邊緣計(jì)算相結(jié)合,在采用2.5D堆疊靠近計(jì)算單元的同時(shí),使用50~12納米的成熟制程并結(jié)合混合鍵合封裝技術(shù),實(shí)現(xiàn)了性能優(yōu)化和成本控制的平衡。這種方案不僅降低了制造成本,還優(yōu)化了能源效率,同時(shí)提高了產(chǎn)品良率。8 u5 `7 p2 @; Z3 q# p! q
$ V7 ^- m7 g' m! Y, t- w& T+ e半導(dǎo)體產(chǎn)業(yè)各環(huán)節(jié)之間的協(xié)作也日益緊密。芯片整合商與材料供應(yīng)商的深度合作,工具供應(yīng)商提供的專業(yè)解決方案,以及HBM/基板產(chǎn)業(yè)的協(xié)同發(fā)展,共同推動(dòng)著3D IC技術(shù)的進(jìn)步。這種全產(chǎn)業(yè)鏈的協(xié)作不僅加快了新工藝和新材料的應(yīng)用,也促進(jìn)了產(chǎn)業(yè)標(biāo)準(zhǔn)的制定。
2 K4 z: z5 T1 C! y9 e# k4 y4 ?' |3 E9 n |8 E" a7 ?3 C; z
結(jié)論' F+ [ ~6 G. z U
隨著摩爾定律面臨物理極限,先進(jìn)封裝技術(shù)已經(jīng)成為推動(dòng)半導(dǎo)體產(chǎn)業(yè)創(chuàng)新的核心力量。在全球科技企業(yè)的持續(xù)投入下,創(chuàng)新的封裝技術(shù)不斷突破技術(shù)邊界,為AI與HPC等高性能應(yīng)用提供了強(qiáng)大的硬件支持。這種創(chuàng)新不僅推動(dòng)了半導(dǎo)體產(chǎn)業(yè)的發(fā)展,也為數(shù)字技術(shù)的未來進(jìn)步提供了新的可能。通過產(chǎn)業(yè)鏈各環(huán)節(jié)的緊密協(xié)作,先進(jìn)封裝技術(shù)將繼續(xù)引領(lǐng)半導(dǎo)體產(chǎn)業(yè)的創(chuàng)新發(fā)展,推動(dòng)全球數(shù)字化轉(zhuǎn)型進(jìn)程。
9 o5 \* a9 {/ g( B) i; |# f4 V4 d/ r7 @8 P, e1 [
參考來源
6 X3 o9 }. x4 t/ A* Q9 H5 @9 o[1] S. Hong, "AI時(shí)代關(guān)鍵推手——先進(jìn)封裝開啟摩爾定律新篇章," EE Times Taiwan, Nov. 25, 2024. [Online]. Available: https://www.eettaiwan.com/magazine/202411/ (accessed Dec. 7, 2024).
( ?7 c) }, \7 g, Q
4 B: A7 F8 b# ]/ w. y/ c; l/ {END
n$ q; n3 `: ~2 v0 f+ c
) Q4 Y! z) O' o4 A) D- u3 I9 ~) {& M9 t: B( M- N2 q
軟件申請(qǐng)我們歡迎化合物/硅基光電子芯片的研究人員和工程師申請(qǐng)?bào)w驗(yàn)免費(fèi)版PIC Studio軟件。無論是研究還是商業(yè)應(yīng)用,PIC Studio都可提升您的工作效能。
4 ~ ]% Z3 W' e Q9 c7 q7 f點(diǎn)擊左下角"閱讀原文"馬上申請(qǐng)6 x- n3 r# i2 r) t- s- X
9 N/ D/ q" ?% M1 n; M0 U* `7 S歡迎轉(zhuǎn)載! Z8 r) o* s6 O
& z s# q0 B. r4 s1 _" g: F轉(zhuǎn)載請(qǐng)注明出處,請(qǐng)勿修改內(nèi)容和刪除作者信息!% r8 z: t# G; g
* @. Q S: v7 J7 S0 h' I
$ B) s" S' W& [
, A* E$ _* f" H/ d5 n
td5glpu3leq6402036526.gif (16.04 KB, 下載次數(shù): 0)
下載附件
保存到相冊(cè)
td5glpu3leq6402036526.gif
昨天 02:41 上傳
+ T* [7 ]4 e+ V! v! }
5 `; P. X8 \9 R" N: t3 b( O
關(guān)注我們
& E# r- L: L; s' X1 D" K
. q6 r) Y+ v1 T8 k; k! I
% E3 {7 o% k# Z. J0 P
lk0llxcflwx6402036626.png (31.33 KB, 下載次數(shù): 0)
下載附件
保存到相冊(cè)
lk0llxcflwx6402036626.png
昨天 02:41 上傳
+ V. ]; h5 @2 t( s | / r; X' v# F" K- d7 d
mbeva2ezfjs6402036726.png (82.79 KB, 下載次數(shù): 0)
下載附件
保存到相冊(cè)
mbeva2ezfjs6402036726.png
昨天 02:41 上傳
- m P3 H: o3 A- b. d( O7 q3 k) ^ | : h2 `3 L- c# E2 W. E$ C; F
yuuwuky53fs6402036826.png (21.52 KB, 下載次數(shù): 0)
下載附件
保存到相冊(cè)
yuuwuky53fs6402036826.png
昨天 02:41 上傳
/ z: P; i% J2 h! x
| : {! F3 {& a, j! N8 P
2 c# y2 w; l$ l* y$ Q) _7 k0 c, u
/ [- O) }# L+ g5 ?5 {4 j- e- S5 X; j
關(guān)于我們:
- \) x. `# L3 X. V& I) B, z1 F3 ]' S深圳逍遙科技有限公司(Latitude Design Automation Inc.)是一家專注于半導(dǎo)體芯片設(shè)計(jì)自動(dòng)化(EDA)的高科技軟件公司。我們自主開發(fā)特色工藝芯片設(shè)計(jì)和仿真軟件,提供成熟的設(shè)計(jì)解決方案如PIC Studio、MEMS Studio和Meta Studio,分別針對(duì)光電芯片、微機(jī)電系統(tǒng)、超透鏡的設(shè)計(jì)與仿真。我們提供特色工藝的半導(dǎo)體芯片集成電路版圖、IP和PDK工程服務(wù),廣泛服務(wù)于光通訊、光計(jì)算、光量子通信和微納光子器件領(lǐng)域的頭部客戶。逍遙科技與國內(nèi)外晶圓代工廠及硅光/MEMS中試線合作,推動(dòng)特色工藝半導(dǎo)體產(chǎn)業(yè)鏈發(fā)展,致力于為客戶提供前沿技術(shù)與服務(wù)。
9 A( V/ |7 c& ^8 o6 Y2 s% |. S, s0 @( I% K
http://www.latitudeda.com/
: T* |' X* e. K. u, W$ ?& N(點(diǎn)擊上方名片關(guān)注我們,發(fā)現(xiàn)更多精彩內(nèi)容) |
|