|
本文要點
PCB 走線具有電感和電容,這兩者共同決定了走線的阻抗。
有時,了解走線的電感有助于估算因串擾而引起的耦合度。
雖然沒有設定具體的走線電感值,但它是理解某些系統(tǒng)中的信號行為的有力工具。
所有 PCB 走線都有一定的電感,但您知道 PCB 走線中的電感對電氣行為有何影響嗎?PCB 中的不同導體系統(tǒng)需要具有特定的走線寬度,這將決定走線的電感。但是,不存在特定的 PCB 走線電感經(jīng)驗法則,只有與走線阻抗相關的計算公式可用于確定走線電感。此外,也沒有具體的規(guī)定要求我們在電路板設計中將特定走線電感作為設計目標。
在了解了決定走線輸入阻抗的重要因素之后,就更容易判斷何時可以偏離阻抗目標,在電路板設計中選擇更高或更低的走線阻抗。
您知道這些走線的電感嗎?
PCB 走線電感經(jīng)驗法則
在傳輸線設計中,走線寬度的計算往往從疊層設計和傳輸線幾何結構的選擇開始。其他系統(tǒng),如電源轉換器,可能不需要沿著走線控制阻抗,因此它們通常會使用更寬的銅走線來降低電感。在計算電感時,要先計算阻抗,然后利用阻抗計算走線電感。
阻抗計算公式
PCB 行業(yè)使用的最基礎阻抗模型是 IPC-2141 標準中的公式。下文所示的 IPC-2141 微帶線和帶狀線阻抗計算公式基于實驗觀察得出,在低于 1GHz 的頻率范圍內具有較高的準確性。
IPC-2141 微帶線和帶狀線走線阻抗計算公式
事實證明,上述公式不完全準確,其中包含了一些并非始終成立的假設。具體而言,上述公式存在以下缺陷:
忽略損耗角正切:所有 PCB 層壓板都會產(chǎn)生一定的衰減,這個值可以使用損耗角正切來量化。損耗角正切通常會增加一些電抗,使走線阻抗略微發(fā)生變化。
銅粗糙度:趨膚效應和銅粗糙度已被整合到上述公式中,如果不采用更復雜的方法,無法將它們單獨分離(如 IEEE 模型)。因此,上述公式并不適用于所有制造工藝和材料系統(tǒng)。
盡管上述公式并不完美,但它們?yōu)橛嬎阕呔阻抗提供了一個不錯的起點,適用于 PCB 設計中的許多情況。
根據(jù)阻抗計算電感
在設計走線寬度以達到阻抗目標后,走線將具有特定的電感。設計過程一般不會逆向進行,除非涉及低速數(shù)字信號、低頻模擬信號或具有特定低電感要求的開關電源轉換器。如果走線長度足夠短,在設計時可以適當偏離典型的 50 歐姆阻抗目標,使用較低的走線電感。
綜上所述,不存在 PCB 走線電感經(jīng)驗法則。換句話說,并不存在特定的走線電感要求,也沒有簡單的公式來計算所有 PCB 的走線電感。
要想深入探究,我們可以再次參考 IPC-2141 計算公式和無損傳輸線的本構阻抗關系。IPC-2141 方程包含單位長度電容計算公式,可用于計算 PCB 走線電感。
微帶線和帶狀線電容
在上述特定配置中,走線電容是相對于最近的接地平面定義的。最后,我們得到兩個分別用于計算微帶線和帶狀線走線電感的公式。
微帶線和帶狀線電感
由此我們可以看出,走線電感取決于:
走線厚度(或銅重量)
層厚度
走線幾何結構
要確保設計滿足阻抗目標并確定電感,必須同時考慮這些因素。在計算電感時,層厚度(H 或 B)和銅重量(T)通常是固定的,需要通過確定走線寬度來滿足阻抗和/或布線密度目標。在使用特定層壓板材料的疊層上設計走線時,若將相同的走線放置在采用不同介電材料的 PCB 疊層中,電感或阻抗將會有所變化。如有需要,可以比較各種層疊的電感與寬度曲線。
PCB 走線電感規(guī)則的局限性
因為上述方程是對數(shù)方程,所以僅在幾何參數(shù)的一定取值范圍內有效。只要上述對數(shù)中的參數(shù)小于 1,計算得出的電感便為負值。通過將對數(shù)中的參數(shù)重寫為比率(W/H)或(W/B),以及 (T/H)或(T/B),我們得出以下不等式,該不等式限制了上述公式中允許的走線幾何結構:
為了使 IPC-2141 電感為非負值,需要限制微帶線和帶狀線的幾何結構
舉例來說,我們可以在具有阻抗控制的簡單 PCB 疊層中觀察微帶線電感。在一塊使用 0.5 盎司/平方英尺銅走線的四層電路板上(電介質厚度 8mil,Dk=4.2),獲得 50Ohm 阻抗所需的走線寬度為 15.15mil,電感為 6.679nH/英寸。其他模型得出的結果大相徑庭,這足以說明 IPC-2141 存在缺陷。
除了使用過時的 IPC-2141 公式之外,還有更好的方法來確定走線的阻抗和電感。更有效的 PCB 層疊和走線計算器包括矩量法場求解器或邊界元法場求解器。這些工具可用于快速計算給定層疊和阻抗目標的電路板上的 PCB 走線電感,隨后使用該電感值確定粗略的串擾結果。一些非常敏感的精密測量設計或電源轉換器需要極低的電感布線,這些計算可以作為參考進行驗證。
在評估高級電子設計時,Cadence 的 PCB 設計和分析軟件可用于驗證任何 PCB 走線電感經(jīng)驗法則。設計人員可以使用強大的場求解器和電路建模工具來模擬電氣行為,計算許多重要的信號完整性指標。在使用 Cadence 的軟件套件時,我們還可以訪問一系列可用于信號完整性分析的仿真功能,從而全面地評估系統(tǒng)功能。
Cadence 的新一代 Sigrity X 將性能提高了 10 倍,同時保持了 Sigrity 工具一貫的準確性。新一代 Sigrity X 可以與 Clarity 3D Solver 配合工作,并與 Cadence allegro X PCB Designer 和 Allegro X Advanced Package Designer Platform 工具緊密集成。Sigrity X 也將支持不同分析工作流程間的無縫過渡,進一步縮短復雜系統(tǒng)級 SI/PI 分析的設置時間
閱讀以下白皮書了解 Sigrity X 如何重新定義信號和電源完整性分析。
點擊文末閱讀原文,免費獲取白皮書!
▼您可能錯過的精彩內容▼技術資訊 | Allegro X Design Platform多人協(xié)同團隊設計功能操作演示及講解
技術資訊 | 醫(yī)療器械中電磁干擾的來源及影響
開始報名!2024 Cadence 中國技術巡回研討會 — 3.5D-IC 全流程解決方案研討會
RK3566 實例課程 I 第九期:Allegro X PCB Designer 設計的知識規(guī)則與約束方法
Cadence楷登PCB及封裝資源中心
原文由Cadence楷登PCB及封裝資源中心整理撰寫。
Cadence是唯一一家為整個電子設計鏈提供專業(yè)技術、工具、IP及硬件的公司。產(chǎn)品應用于消費電子、云數(shù)據(jù)中心、汽車、航空、物聯(lián)網(wǎng)等行業(yè)領域。Cadence創(chuàng)新的 “智能系統(tǒng)設計” 戰(zhàn)略助力客戶優(yōu)化設計、縮短開發(fā)周期、打造行業(yè)領先產(chǎn)品。
識別下方二維碼關注公眾號
關于耀創(chuàng)科技
耀創(chuàng)科技(U-Creative)專注于為電子行業(yè)客戶提供電子設計自動化(EDA)解決方案及服務的高科技公司,是Cadence在國內合作時間最長的代理商。 耀創(chuàng)科技(U-Creative)至今積累有20多年的EDA工程服務經(jīng)驗,已經(jīng)在中國為數(shù)百家客戶提供了EDA解決方案及服務,這極大地提高了客戶的硬件設計效率和生產(chǎn)效率。公司在引進國外先進的EDA解決方案的同時,針對中國市場的特殊性,與Cadence公司合作,在國內最早提出了電子電氣協(xié)同設計與工程數(shù)據(jù)管理的概念,成功地在眾多研究所及商業(yè)公司內進行實施,極大的改善了PCB/SIP產(chǎn)品的標準化設計流程,覆蓋從優(yōu)選元件選控、協(xié)同設計輸入、在線檢查分析、標準化文檔輸出及PLM/PDM系統(tǒng)集成,獲得了眾多用戶的贊許。與此同時,根據(jù)中國客戶的實際情況,公司還提供除了軟件使用培訓之外的工程師陪同項目設計服務,以幫助客戶在完成實際課題的同時,也能夠熟練掌握軟件的高級使用方法,這一舉措也取得了非常好的效果。我們一直秉承“與客戶共同成長”的服務理念,希望在國內EDA領域內能為更多客戶提供支持與服務!識別下方二維碼關注耀創(chuàng)科技公眾號
歡迎您的留言!您可以通過微信后臺留言或發(fā)郵件至sales@u-c.com.cn聯(lián)系我們,非常感謝您的關注以及寶貴意見。點擊“閱讀原文”,免費獲取白皮書!
↓↓↓期待您的分享、點贊、在看
|
本帖子中包含更多資源
您需要 登錄 才可以下載或查看,沒有賬號?立即注冊
x
|