- 使用說(shuō)明2 t) S% }8 L7 {8 n
操作環(huán)境: - Windows 7/10 64bit;
- Xilinx Vivado 2017.4。
. d& B4 d9 C+ {+ m M: u' i% L
本文檔以光盤"Demo\FPGA-HLS-demos"目錄下的tl-hls-led-flash例程為例,演示使用TcL腳本生成Zynq PL端Vivado工程的步驟。 將光盤"Demo\FPGA-HLS-demos"文件夾復(fù)制到Windows非中文路徑下,例如復(fù)制到C盤根目錄。注意:Windows路徑有長(zhǎng)度限制,路徑太長(zhǎng)會(huì)導(dǎo)致出錯(cuò)。 - 打開Vivado Tcl命令行終端
3 j, {( U0 h B" y# ~' N
在Windows開始菜單打開Vivado 2017.4 Tcl Shell。 $ m% J& b4 ]9 ?+ @
0 h( `8 [6 y; j# ^' S
( T( y1 k/ l9 P* ]# C: K8 I# s+ @# P" J
- 執(zhí)行Tcl腳本生成HLS工程
6 h& v( A& Z% G* B/ t
(1)進(jìn)入HLS腳本所在目錄tl-hls-xxx/vivado_hls/src/: Vivado%cd F:/FPGA-HLS-demos/tl-hls-led-flash/vivado_hls/src
* p. I0 Y9 w/ ~! a, U" Q3 D (2)執(zhí)行run.tcl腳本生成HLS工程: Vivado%vivado_hls run.tcl
8 r$ g+ Z" s' I( K) N 打印信息沒有報(bào)errors,并提示Exiting vivado_hls則表示HLS工程生成成功。生成的工程當(dāng)前目錄下:
8 g! S3 w/ B+ V5 b7 s9 ]7 Q - 打開HLS工程
! y1 o" k7 }* T. q5 U ​​​​​​​(1)打開Vivado HLS 2017.4。
$ e& z4 M$ M, [
/ L/ B, N1 [; L5 V; }6 _5 ?6 _8 B/ [' L( P6 c0 x S0 ]
(2)點(diǎn)擊Open Project打開prj工程。
# Q/ j3 G1 q6 S" f
' h* j& H4 Y9 B' f
3 t! C( @0 X( G& U# O+ W$ @打開成功: 創(chuàng)龍TLZ7xH-EVM是一款基于Xilinx Zynq-7000系列XC7Z035/XC7Z045/XC7Z100高性能SoC處理器設(shè)計(jì)的高端評(píng)估板,處理器集成PS端雙核ARM Cortex-A9 + PL端Kintex-7架構(gòu)28nm可編程邏輯資源,由核心板與底板組成。 ZYNQ Z-7045-C6678新伙伴 TLZ7xH-EVM評(píng)估板 芯片架構(gòu):XC7Z045/XC7Z100-2FFG900I,集成PS端雙核ARM Cortex-A9 + PL端Kintex-7架構(gòu)28nm可編程邏輯資源。PS端主頻最高可達(dá)1GHz,單核運(yùn)算能力高達(dá)2.5DMIPS/MHz。
5 ?7 c, V3 T$ _+ l外設(shè)資源:1x FMC(HPC)、2x CameraLink(Base/Medium/Full)、2x CAMERA、4x SFP+、1x PCIe Gen2、1x SATA、2x HDMI、2x SGMII 支持PS、PL端通信、高速AD采集與處理、CameraLink視頻采集與處理, Z, f" B/ U* D5 v+ H1 M U
應(yīng)用領(lǐng)域:雷達(dá)探測(cè) 目標(biāo)追蹤 電子對(duì)抗 定位導(dǎo)航 圖像處理 水下探測(cè) 光電探測(cè) 深度學(xué)習(xí) 更多詳情請(qǐng)查閱: \" J" E, T8 V. @2 r
①官方網(wǎng)站
, O+ Z, x: t }②官方商城 ) h: X& ~/ T9 E" k' A2 K; t
|