本帖最后由 小哥 于 2013-12-5 11:22 編輯 0 E: J! G: \' F) @: B* J2 B7 w8 e0 M# @
' F, X5 ~- O: B, M! z. e& { Allegro是Cadence推出的先進(jìn) PCB 設(shè)計布線工具。Allegro提供了良好且交互的工作接口和強大完善的功能,和它前端產(chǎn)品orcad、Capture的結(jié)合,為當(dāng)前高速、高密度、多層的復(fù)雜 PCB 設(shè)計布線提供了最完美解決方案。 Allegro 擁有完善的Constraint 設(shè)定,用戶只須按要求設(shè)定好布線規(guī)則,在布線時不違反 DRC 就可以達(dá)到布線的設(shè)計要求,從而節(jié)約了煩瑣的人工檢查時間,提高了工作效率!更能夠定義最小線寬或線長等參數(shù)以符合當(dāng)今高速電路板布線的種種需求。 從“開始”--“所有程序”--“Cadence”目錄,找到安裝程序,如圖1: 圖1 下圖中標(biāo)示處,為我們常用的3個組件: 圖2 圖3
. N2 C' z& P$ m0 s將它們右鍵發(fā)送快捷方式到桌面上,快捷方式圖標(biāo)如圖4: 圖4 ! E$ U8 T+ p, S" K4 D- X, A# ^8 R
8 J& ~8 d9 U f/ n6 ~' R, W$ a. G3 G; T/ v' R2 Q% a
下圖為繪制原理圖的組件,如圖5: 圖5 圖中標(biāo)示處,為Capture CIS畫圖組件,建議選擇此項,并勾選“Use as default”。
& I' X8 b. w6 z; x# ^7 `3 [2 U) M" I- d% h
8 }& D8 A& M8 ]6 Y+ O( `/ L
& d, L3 Q; u+ b/ Y w3 H) d% S下圖為PCB Layout的組件,如圖6: 圖6 圖中標(biāo)示處,為PCB Design GXL組件,建議選擇此項,并勾選“Use as default”。
5 |+ Y$ S! k7 f
' x9 m N7 F' x% S6 [0 M9 x- `3 L7 \( S+ A: ]9 y+ X7 ~
9 K3 @1 R* ?, d5 d" u$ f8 h Y下圖為制作焊盤的組件,如圖7: 圖7 + V$ u# k) o5 f9 |2 O9 [4 U% Q) c
以上是對Allegro設(shè)計軟件常用PCB組件的介紹,及怎樣選擇設(shè)置打開它們。
' P& X- J1 T g: w+ K1 p, G8 J: n! V5 ^8 B: v' I
大家有Allegro方面的問題,可以跟帖討論或者發(fā)郵件到郵箱932026701@qq.com,相互交流。 0 Z! n, X, x. E# c6 V; ~
此教程 pdf文檔百度網(wǎng)盤下載鏈接 :小哥Allegro教程之常用組件的介紹 pdf6 R- J4 R- U2 I/ {6 `
Editor By:小哥1 u" ^$ [' x" s0 A$ A0 T
3 L- f3 d; P* I6 ~: W4 [) J8 _1 M) {1 D# p |