電子產(chǎn)業(yè)一站式賦能平臺

PCB聯(lián)盟網(wǎng)

搜索
查看: 25|回復(fù): 0
收起左側(cè)

這個電路該怎么設(shè)計?點評幾位兄弟的電路圖,第四個有點意思

[復(fù)制鏈接]

495

主題

495

帖子

3124

積分

四級會員

Rank: 4

積分
3124
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2024-9-11 07:37:00 | 只看該作者 |只看大圖 回帖獎勵 |倒序瀏覽 |閱讀模式
& N2 S+ t% V7 J) m8 Y! E  a
點擊上方名片關(guān)注了解更多
) b- a; c. `( G6 D, P1 ?7 ?  U* x* f7 k& k6 @6 p0 p) U. m3 M

4 @7 L' F" H5 h. {6 b大家好,我是王工。
2 Q4 l, @# m/ ~* m' R2 w在講電路之前,我想先說幾句。7 Q% ?" w& b& R1 c3 _! f1 w
1、首先感謝大家的評論,朋友圈差不多40來個兄弟在評論區(qū)給出意見,有幾個群里也在討論,還有幾個兄弟把圖發(fā)給我,一起琢磨。不管有沒有實現(xiàn)功能,這種自我思考的過程是挺有意思的。
6 p  _$ n1 x3 J7 V1 O2、做硬件電路,真的是要靠積累,沒有成千上萬個細(xì)節(jié)是做不好硬件的,所以都說硬件靠經(jīng)驗,不是沒有道理的。
( f3 K% i: a0 G8 Z4 X6 I4 ]# K3、本文的總結(jié)是好幾個兄弟提出來的,希望能夠收集大家的意見,看看別人是怎么想的,也希望能從中學(xué)到一點東西,一起學(xué)習(xí),共同進(jìn)步。  v7 W" N! C1 }* o
以下進(jìn)入正題
3 @/ a# Y/ K; E( _, e" b需求回顧:客戶在使用產(chǎn)品時,需要考慮DC12V和DC5V兩種電壓,可同時使用,也可單獨使用。那么可能出現(xiàn)三種情況:
$ y4 K* B( a4 P
8 x1 |' O( D% S( t- p
! ?9 O& W( K8 ?+ U1、只有DC12V輸入時,電路正常工作;0 w, {8 \1 ]+ ?5 `. L) b8 Z: d- t
2、只有DC5V輸入時,電路正常工作;
! t$ H, `: h9 w+ I& ~0 T3、當(dāng)同時輸入DC12V和DC5V時,電路正常工作,且5V電壓不能影響12V電壓源,12V電壓也不能影響5V電壓源。
  b+ O# P2 _$ f% P. F& c; i
( M+ N* Z' k! V) R0 D4 ~- @" c5 I5 p7 O  v5 p+ c- K: V9 L' ~% C
很多兄弟就會想:這個簡單,其實就是防反接,不是二極管就是MOS管,像上圖那樣最簡單。因為客戶需求電流比較大(max=8A),所以最好不要串二極管,不然二極管的功耗會很大,也可以選一個功率大些的二極管,但體積肯定很大,受限于功耗和板框大小,所以二極管不考慮。
. A$ {8 U" O  y1 F" J總之,要設(shè)計一個最簡單的電路,但是要實現(xiàn)功能,用的元件最少,最可靠,這樣的產(chǎn)品才有競爭力。
" H7 @5 A# ?5 h1 S
" X4 q/ U* ~# R0 }  R/ v2 h- Y) t. \" s  J
電路點評:
; b  C: c3 |. S+ B3 Y5 H1 n電路15 c; w) I, _0 _: e5 a
3 A% I& D7 y* H: ?) I% n& t$ O
這位兄弟應(yīng)該是想通過控制三極管的通斷,進(jìn)而控制PMOS的通斷。圖中三極管畫錯了,NPN畫成了PNP,且發(fā)射極應(yīng)該連接在GND。
% `9 a! _6 z2 s/ t當(dāng)DC12V輸入時,NPN三極管導(dǎo)通,引起PMOS導(dǎo)通,12V輸出。因為DC12V輸入,所以5V串聯(lián)的PMOS不通,同時體二極管會阻止12V灌入,5V接口無電壓流入。- S- E9 n" Q5 c' S
當(dāng)5V輸入時,通過PMOS體二極管輸出,PMOS本身是無法導(dǎo)通的,所以全部電流流過體二極管,要知道體二極管流過的電流是有限的,這個是有點問題的。
, B" Z7 C* [3 Z- |: V當(dāng)兩組電壓同時輸入時,5V電壓串聯(lián)的PMOS也是無法開通的。; h6 S! ~, ^( f* y- B/ U  S3 M
總之,電路看起來簡單,但是沒有達(dá)到想要的效果。* }4 h7 d: f7 U+ z, J& |. k0 a
電路2
' L* |* E3 C' i# X# }+ ~ ; C+ U: P$ n- w5 a. Y

# l2 Y4 w& o; w# e% {- w0 ~8 ~當(dāng)DC12V輸入時,順著二極管直接就輸出。且12V連接到PMOS柵極,柵極被拉高,PMOS關(guān)斷,體二極管會阻止12V灌入,5V接口無電壓流入。
9 m/ P* b6 K1 e) b. ?* u當(dāng)DC5V輸入時,PMOS開通,5V電壓輸出,由于D1的存在不會倒灌進(jìn)去DC12V接口。
3 q  g- y' [$ z/ m當(dāng)兩組電壓同時輸入時,5V電壓關(guān)斷,PMOS的體二極管擋住12V過不來。
* e# [2 V9 V4 j% f  m圖中二極管D3,我覺得是多余的,而且會將PMOS的GS電壓鉗位在0.7V,導(dǎo)致管子無法開通。  U) o+ [+ e- x7 O7 d5 X

. f/ K0 @( G  |( T8 I電路3: {$ n: P6 ~) W, \

3 J6 l- g1 Q* J+ }2 i. m: n6 e6 U- C- c8 p8 M$ t0 \
乍一看,這個電路感覺有點復(fù)雜,用了5個MOS管。三種情況供電,兩組電壓各自回路上的PMOS都會自動打開,因為柵極直接到地,都會形成倒灌,所以這個功能沒有實現(xiàn)。
- M9 v4 Y* y8 M" F+ E( X8 v
5 t* [; w1 D2 R* p0 X電路4
! D2 g6 C( |4 y8 G$ m4 m
$ C; J( E3 T8 m: q+ R  o+ ?. d這個兄弟設(shè)計的電路挺好玩的,巧妙的用了一個6V的穩(wěn)壓二極管,這個二極管的作用很大,給人一種不一樣的感覺,很有意思。
$ H: n+ N1 a; Z2 E$ ~+ H7 I2 a當(dāng)DC12V和5V同時輸入時,穩(wěn)壓二極管D9導(dǎo)通,三極管Q4基極就有了電壓(>0.7V),Q4導(dǎo)通,這時三極管Q3的基極電壓就會拉低,Q3截止,進(jìn)而Q1,Q2截止,5V斷開,同時體二極管會阻止12V的倒灌。5 J+ u6 ^4 Q* p+ `
簡單說,就是兩組電壓同時輸入時,會斷開5V,自動選擇高端電壓DC12V供電。# v0 a7 R$ c* S8 d# v
但是該電路有一個弊端和一個不確定性。
0 g% D" Z% o5 j弊端:只有5V供電時,12V接口也會有5V電壓。
2 I6 b7 b, g6 b7 u" I) d不確定性:當(dāng)先插上5V后,再插入12V時,12V可能會直接倒灌入5V電壓。怎么講?12V上電后,路徑12V→D9→Q4,這個回路會把5V拉低從而使兩個MOS截止。如果在截止前12V過來,就會直接倒灌入5V電壓源。3 i1 _1 L3 k. B
' X2 b7 |, o, P/ x3 D( b
電路5% s# b/ |; t' |) z% C. u+ n" `

1 j  r0 }6 f; L0 w& x) i這位兄弟設(shè)計的電路,按理說應(yīng)該可以達(dá)到要求,電路簡單。6 Q+ _7 [% }0 N7 Y* ]2 ]  }  g
+ F, L8 A$ [- Z% a/ k2 _
電路6以下這個圖就是我設(shè)計的,跟上面兄弟的電路差不多。經(jīng)過上面的分析后,相信大家應(yīng)該也明白怎么回事了,大家嘗試自己分析一下。主要思路就是想達(dá)到一個自鎖的功能,即:當(dāng)兩路電源同時供電時,關(guān)掉其中一路電源,且MOS內(nèi)部的寄生二極管阻斷另一路電源過來(圖中阻值可忽略,可調(diào))。我跟一個朋友討論過這個電路,應(yīng)該沒有什么問題,但是不確認(rèn)實際使用時會不會出現(xiàn)沒有考慮到的地方,如果有疑問,歡迎一起討論。
" x( }  ~: Y- a8 T" G& ~% z
* b9 `0 ?5 k, t! |2 a; i7 u% p
' W1 C; q% c8 b$ w7 O8 q4 ?電路7
4 n. {0 y* s, { ; r4 S) r; p$ G; Q
這位兄弟的電路據(jù)說已經(jīng)量產(chǎn)了千萬次以上,完全沒問題,稍加修改,幾乎跟我的電路一樣。) P& B% I# ~8 W, n7 p9 c
2 A: J- j" s( J* Z
電路8+ I& a$ b. C3 E- f

4 \8 J1 r0 {7 I這是我那天在地鐵上,無意想到的另一個電路,思路跟上一個電路差不多,大家可自行分析,如果有疑問,歡迎一起討論。; L- a# {" `* l. A5 p$ Z  {! d/ k
* E/ [9 X& g8 J2 ?
電路9還有位兄弟推薦了一款芯片LM74610-Q1,這個芯片主要就是用來驅(qū)動外部MOS管,串聯(lián)電源時可模擬理想二極管,也就是說串聯(lián)回路基本可以看成零壓降,這一點特別友好。
. f5 |/ C' d3 `7 n7 U3 j& {! E2 M , |2 N! Q9 x5 r
, t$ W" S5 _' v' ^- l
如果大家要用的話,具體的大家去看一下手冊,里面的原理,參數(shù),包括參考電路,layout都有講。這里主要提一點:外部MOS選型的時候,體二極管壓降最小電壓為0.48V。為什么會有這個要求呢?那是因為電壓從0V到0.45V上升的這期間,會給電容Vcap充電,然后這個芯片才會正常工作,從而驅(qū)動NMOS打開。如果外部體二極管壓降太小,芯片可能就無法正常工作。8 @/ y1 \& Z3 q- C8 z& ]) N3 w

- N) m2 ?* T' ]9 z' }
. W% h8 D0 P: u* T這個芯片雖好,但有兩個弊端:
) P4 z$ A; O4 L1、價格太高,對于成本有要求的,可能不太適用。
' f: z+ g/ ?% P' q  {
  {; @0 v9 _* J- q- e% ~
& J/ w9 E! Q" L! L9 f6 q2 `2、應(yīng)用場景比較狹窄,只用在這種特殊場合。如果你用的項目不多,且量不大,基本上沒什么優(yōu)勢。/ o  b/ C, M# q9 o, F( A( M& A

4 }) r* }9 H3 V* T! g4 n: i1 t- ?以上都只是對電路進(jìn)行一個粗略的分析,也可能有我沒有考慮到的地方,實際使用還有待驗證,請勿直接使用,畢竟沒有量產(chǎn)過,硬件出錯成本可是很高,本文旨在拋磚引玉。
( F- ~3 [- r" g/ f* E如果你對以上電路有疑問,或還有更好的想法,請留言評論或加我微信私聊,謝謝!
9 `; S0 m& _/ ?* @& B7 ]1 l : D) F+ j5 Q, o8 D

4 x* a2 e  ~& }" T聲明:" t9 W. Y" c0 m4 \
聲明:原創(chuàng)不易,轉(zhuǎn)載請注明出處。本號對所有原創(chuàng)、轉(zhuǎn)載文章的陳述與觀點均保持中立,推送文章僅供讀者學(xué)習(xí)和交流。文章、圖片等版權(quán)歸原作者享有,如有侵權(quán),聯(lián)系刪除。投稿/招聘/推廣/宣傳/技術(shù)咨詢 請加微信:woniu26a推薦閱讀▼
5 _* y3 e3 w- n1 z# V8 M( z# I電路設(shè)計-電路分析- t8 T* G% K- N  h- w
emc相關(guān)文章
% A' r2 f6 a$ p4 f9 N電子元器件
9 b1 T8 n1 Z: h& x
后臺回復(fù)“加群”,管理員拉你加入同行技術(shù)交流群。
回復(fù)

使用道具 舉報

發(fā)表回復(fù)

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則

關(guān)閉

站長推薦上一條 /1 下一條


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表