電子產(chǎn)業(yè)一站式賦能平臺

PCB聯(lián)盟網(wǎng)

搜索
查看: 24|回復(fù): 0
收起左側(cè)

這個電路該怎么設(shè)計?點評幾位兄弟的電路圖,第四個有點意思

[復(fù)制鏈接]

495

主題

495

帖子

3124

積分

四級會員

Rank: 4

積分
3124
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2024-9-11 07:37:00 | 只看該作者 |只看大圖 回帖獎勵 |倒序瀏覽 |閱讀模式
3 V. k6 O" a6 A# M! N. h0 u
點擊上方名片關(guān)注了解更多
! D2 @" _  S4 _1 f- a! y. J) ?$ L$ B

1 g% x6 `7 O! W5 I( o3 b: p1 {% Y大家好,我是王工。
+ k" b+ H% i+ P在講電路之前,我想先說幾句。' l0 j: P4 e- w* Z5 f$ ~
1、首先感謝大家的評論,朋友圈差不多40來個兄弟在評論區(qū)給出意見,有幾個群里也在討論,還有幾個兄弟把圖發(fā)給我,一起琢磨。不管有沒有實現(xiàn)功能,這種自我思考的過程是挺有意思的。
  h) V8 r5 w& d( d6 L2、做硬件電路,真的是要靠積累,沒有成千上萬個細(xì)節(jié)是做不好硬件的,所以都說硬件靠經(jīng)驗,不是沒有道理的。
2 ^# z& p5 b7 m; D" A% U# K; o4 ?3、本文的總結(jié)是好幾個兄弟提出來的,希望能夠收集大家的意見,看看別人是怎么想的,也希望能從中學(xué)到一點東西,一起學(xué)習(xí),共同進步。' F0 [" I3 n$ ]- u
以下進入正題
4 m# `- ^2 G- G4 r需求回顧:客戶在使用產(chǎn)品時,需要考慮DC12V和DC5V兩種電壓,可同時使用,也可單獨使用。那么可能出現(xiàn)三種情況:6 v) h" R: {% B& g% G, E3 C/ ^

2 Q! d$ I9 f2 I' F6 t
6 V. O- e, }. x) G) v; J1 g1、只有DC12V輸入時,電路正常工作;
: {. K. G7 e. L: o2、只有DC5V輸入時,電路正常工作;3 |. D) c0 V" z
3、當(dāng)同時輸入DC12V和DC5V時,電路正常工作,且5V電壓不能影響12V電壓源,12V電壓也不能影響5V電壓源。; @! w: B3 g" V7 g0 F5 m8 ]

) f5 s9 z# b' ^6 Q! f  I& ?9 x" p9 @5 J/ D# B6 v
很多兄弟就會想:這個簡單,其實就是防反接,不是二極管就是MOS管,像上圖那樣最簡單。因為客戶需求電流比較大(max=8A),所以最好不要串二極管,不然二極管的功耗會很大,也可以選一個功率大些的二極管,但體積肯定很大,受限于功耗和板框大小,所以二極管不考慮。
1 p( z! }1 d9 w* r& ^  ?; w總之,要設(shè)計一個最簡單的電路,但是要實現(xiàn)功能,用的元件最少,最可靠,這樣的產(chǎn)品才有競爭力。: I+ I4 L* L1 u) u/ ~, x  F

9 w$ d8 \0 W5 d. w1 N5 C
6 g% w+ e  C" `電路點評:% o( `5 V+ ^9 N8 h1 O- I
電路1
$ b$ j- }: i5 ]% M * k. F" z1 N; \4 X9 e
這位兄弟應(yīng)該是想通過控制三極管的通斷,進而控制PMOS的通斷。圖中三極管畫錯了,NPN畫成了PNP,且發(fā)射極應(yīng)該連接在GND。. `8 G: Q1 Z" b4 j# W7 @. G
當(dāng)DC12V輸入時,NPN三極管導(dǎo)通,引起PMOS導(dǎo)通,12V輸出。因為DC12V輸入,所以5V串聯(lián)的PMOS不通,同時體二極管會阻止12V灌入,5V接口無電壓流入。9 @% H* c9 K- F0 Y" n
當(dāng)5V輸入時,通過PMOS體二極管輸出,PMOS本身是無法導(dǎo)通的,所以全部電流流過體二極管,要知道體二極管流過的電流是有限的,這個是有點問題的。
, f* X/ I9 N! ~) K* }& z7 Q2 u; V5 r當(dāng)兩組電壓同時輸入時,5V電壓串聯(lián)的PMOS也是無法開通的。
# w" y. w/ H7 }$ |$ V' i" t總之,電路看起來簡單,但是沒有達到想要的效果。+ ]6 R+ |/ C8 `( }3 N7 c
電路28 F3 @. S9 U5 I# Y
. g" f3 W, [4 X5 N# C  ~9 |, M* v

9 V! [0 [2 g( _9 B/ Y當(dāng)DC12V輸入時,順著二極管直接就輸出。且12V連接到PMOS柵極,柵極被拉高,PMOS關(guān)斷,體二極管會阻止12V灌入,5V接口無電壓流入。: l, a6 M3 _& o, F1 Z' Q  _
當(dāng)DC5V輸入時,PMOS開通,5V電壓輸出,由于D1的存在不會倒灌進去DC12V接口。6 D% R6 A( I/ g  _8 a# z+ E
當(dāng)兩組電壓同時輸入時,5V電壓關(guān)斷,PMOS的體二極管擋住12V過不來。5 _4 j  k5 G/ q2 _
圖中二極管D3,我覺得是多余的,而且會將PMOS的GS電壓鉗位在0.7V,導(dǎo)致管子無法開通。6 q/ R  o! g' R. H4 \. R, a
, J6 G: `- }( q6 k+ ~
電路3
. C* S1 l  y& E2 N
+ b1 F2 f) \' ^7 h
7 j( s9 i7 D, y% f$ C0 X乍一看,這個電路感覺有點復(fù)雜,用了5個MOS管。三種情況供電,兩組電壓各自回路上的PMOS都會自動打開,因為柵極直接到地,都會形成倒灌,所以這個功能沒有實現(xiàn)。
% l9 S6 Z4 [3 E; O, q! p) ]  r
! h, H9 Q% ~0 I/ |* A電路4
: U8 ~- E& s$ ?9 t2 F- ]! Z/ r 0 s7 `4 j0 ?( @/ c, h
這個兄弟設(shè)計的電路挺好玩的,巧妙的用了一個6V的穩(wěn)壓二極管,這個二極管的作用很大,給人一種不一樣的感覺,很有意思。
6 A4 H, u$ h# G- D' J5 U: O5 H當(dāng)DC12V和5V同時輸入時,穩(wěn)壓二極管D9導(dǎo)通,三極管Q4基極就有了電壓(>0.7V),Q4導(dǎo)通,這時三極管Q3的基極電壓就會拉低,Q3截止,進而Q1,Q2截止,5V斷開,同時體二極管會阻止12V的倒灌。8 m1 u& M$ X# {1 @  {; f
簡單說,就是兩組電壓同時輸入時,會斷開5V,自動選擇高端電壓DC12V供電。* M0 t( s1 ]- ~
但是該電路有一個弊端和一個不確定性。' f, t2 e% Q! N! q- k" c! Q, c
弊端:只有5V供電時,12V接口也會有5V電壓。
5 P3 A% [* b" W! ~- K不確定性:當(dāng)先插上5V后,再插入12V時,12V可能會直接倒灌入5V電壓。怎么講?12V上電后,路徑12V→D9→Q4,這個回路會把5V拉低從而使兩個MOS截止。如果在截止前12V過來,就會直接倒灌入5V電壓源。9 I; N  V& |/ C' Z5 I
0 o5 k" N3 Y3 w( Y. t
電路5
" r) P; Z% G2 J; B- d% C
, y0 `/ v+ a! I' @這位兄弟設(shè)計的電路,按理說應(yīng)該可以達到要求,電路簡單。
: M! |3 t' |4 n4 ?4 I" J* {
" q8 H, P" C2 X) X# P2 X電路6以下這個圖就是我設(shè)計的,跟上面兄弟的電路差不多。經(jīng)過上面的分析后,相信大家應(yīng)該也明白怎么回事了,大家嘗試自己分析一下。主要思路就是想達到一個自鎖的功能,即:當(dāng)兩路電源同時供電時,關(guān)掉其中一路電源,且MOS內(nèi)部的寄生二極管阻斷另一路電源過來(圖中阻值可忽略,可調(diào))。我跟一個朋友討論過這個電路,應(yīng)該沒有什么問題,但是不確認(rèn)實際使用時會不會出現(xiàn)沒有考慮到的地方,如果有疑問,歡迎一起討論。0 Z8 g% S( j- C" t0 d9 Q' o0 h
; ~# ^$ R/ ]8 f' q5 w

4 s# v% R- P6 y1 ?# {電路7
2 J/ U& W) k  g- G5 | " N1 V; ]9 T3 R3 H# ?1 ?- L7 N
這位兄弟的電路據(jù)說已經(jīng)量產(chǎn)了千萬次以上,完全沒問題,稍加修改,幾乎跟我的電路一樣。
5 a  ~7 I# W7 ]# H
1 r, q4 c6 T2 m: B2 w) f8 Q電路81 M+ a+ C7 o- L6 |, O% D
$ a& Z' Q$ T- m' J2 \8 A1 X' F6 u' m
這是我那天在地鐵上,無意想到的另一個電路,思路跟上一個電路差不多,大家可自行分析,如果有疑問,歡迎一起討論。
9 b4 V  {% g4 g8 ~" u2 B. r2 R& M2 [" \/ R) z
電路9還有位兄弟推薦了一款芯片LM74610-Q1,這個芯片主要就是用來驅(qū)動外部MOS管,串聯(lián)電源時可模擬理想二極管,也就是說串聯(lián)回路基本可以看成零壓降,這一點特別友好。4 s3 h! B4 o+ G+ ^, I$ y

  V' G1 e3 {/ \% s- g, ~
% Y; u: C( ]& V; r, E* {如果大家要用的話,具體的大家去看一下手冊,里面的原理,參數(shù),包括參考電路,layout都有講。這里主要提一點:外部MOS選型的時候,體二極管壓降最小電壓為0.48V。為什么會有這個要求呢?那是因為電壓從0V到0.45V上升的這期間,會給電容Vcap充電,然后這個芯片才會正常工作,從而驅(qū)動NMOS打開。如果外部體二極管壓降太小,芯片可能就無法正常工作。
3 h0 U2 ]$ h9 E' O4 X1 p' C2 J  P 6 ]( T' m6 @1 |7 g  X) M: `3 B
8 U% G8 S" j) H* [
這個芯片雖好,但有兩個弊端:
& |" L3 B, D" F& b  K1、價格太高,對于成本有要求的,可能不太適用。& ^! f+ P& Y" E* }/ K, J/ d
$ _9 k7 j3 m. e: L' A
# Y. }. i% Z- ~8 d% F
2、應(yīng)用場景比較狹窄,只用在這種特殊場合。如果你用的項目不多,且量不大,基本上沒什么優(yōu)勢。* m. |1 ~/ t: m) x. {4 C' c

  {7 S& J# c8 Q7 ^以上都只是對電路進行一個粗略的分析,也可能有我沒有考慮到的地方,實際使用還有待驗證,請勿直接使用,畢竟沒有量產(chǎn)過,硬件出錯成本可是很高,本文旨在拋磚引玉。
8 l& L6 G9 a: t) y9 K% {1 S: P4 h如果你對以上電路有疑問,或還有更好的想法,請留言評論或加我微信私聊,謝謝!9 k" @. f$ i$ M* j- g- T; y+ D

4 C) ^" n2 J- |* A9 I& q
2 t" ~4 O' P# H8 P* x9 _聲明:
5 B3 s- J! ], N8 J: _) D聲明:原創(chuàng)不易,轉(zhuǎn)載請注明出處。本號對所有原創(chuàng)、轉(zhuǎn)載文章的陳述與觀點均保持中立,推送文章僅供讀者學(xué)習(xí)和交流。文章、圖片等版權(quán)歸原作者享有,如有侵權(quán),聯(lián)系刪除。投稿/招聘/推廣/宣傳/技術(shù)咨詢 請加微信:woniu26a推薦閱讀▼9 C/ }3 C( P) U% t
電路設(shè)計-電路分析" V; T  y5 `4 f7 g* l" K! W7 I
emc相關(guān)文章
2 `9 X6 o8 K/ O8 F電子元器件: ]  \8 y1 x, a( N$ w7 j
后臺回復(fù)“加群”,管理員拉你加入同行技術(shù)交流群。
回復(fù)

使用道具 舉報

發(fā)表回復(fù)

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則

關(guān)閉

站長推薦上一條 /1 下一條


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表