電子產(chǎn)業(yè)一站式賦能平臺(tái)

PCB聯(lián)盟網(wǎng)

搜索
查看: 2793|回復(fù): 3
收起左側(cè)

PCB三種特殊布線分享

[復(fù)制鏈接]

62

主題

318

帖子

1776

積分

三級會(huì)員

Rank: 3Rank: 3

積分
1776
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2018-10-23 13:36:40 | 只看該作者 回帖獎(jiǎng)勵(lì) |倒序?yàn)g覽 |閱讀模式
PCB三種特殊布線分享) m5 Z8 p5 k9 j: Y% V( x- Z. ~

: }+ y6 R! R6 M+ o為大家介紹三種PCB的特殊走線技巧。將從直角走線,差分走線,蛇形線三個(gè)方面來闡述PCB layout的走線:
; ~& `' I3 ~- w+ q+ f
$ |+ X7 L8 {' e一、直角走線(三個(gè)方面). C9 J6 g( V" ~, U  |2 y' G
9 ]8 D0 T. ~$ g. Z3 J, j
直角走線的對信號的影響就是主要體現(xiàn)在三個(gè)方面:一是拐角可以等效為傳輸線上的容性負(fù)載,減緩上升時(shí)間;二是阻抗不連續(xù)會(huì)造成信號的反射;三是直角尖端產(chǎn)生的EMI,到10GHz以上的RF設(shè)計(jì)領(lǐng)域,這些小小的直角都可能成為高速問題的重點(diǎn)對象。
' w( i- y( u0 K' O2 ?. H. J  d. x( F& w$ Z( P
二、差分走線(“等長、等距、參考平面”)
4 e. O7 F7 L9 x$ Y  }/ w$ u" F. [4 g% D' g! J2 R( \& J( n
何為差分信號(Differential Signal)?通俗地說就是驅(qū)動(dòng)端發(fā)送兩個(gè)等值、反相的信號,接收端通過比較這兩個(gè)電壓的差值來判斷邏輯狀態(tài)“0”還是“1”。而承載差分信號的那一對走線就稱為差分走線。差分信號和普通的單端信號走線相比,****明顯的優(yōu)勢體現(xiàn)在以下三方面:& T1 t9 r6 J5 Q
- D# z0 }! f" `! Y
1、抗干擾能力強(qiáng),因?yàn)閮筛罘肿呔之間的耦合很好,當(dāng)外界存在噪聲干擾時(shí),幾乎是同時(shí)被耦合到兩條線上,而接收端關(guān)心的只是兩信號的差值,所以外界的共模噪聲可被完全抵消。/ A% K0 }' m* V+ X0 t
' L4 s2 c  F# n- M
2、能有效抑制EMI,同樣的道理,由于兩根信號的極性相反,他們對外輻射的電磁場可以相互抵消,耦合的越緊密,泄放到外界的電磁能量越少。  }2 [. v" G( g+ S8 A$ @/ K1 {

. Z6 e& r7 n3 h5 A( f3、時(shí)序定位精確,由于差分信號的開關(guān)變化是位于兩個(gè)信號的交點(diǎn),而不像普通單端信號依靠高低兩個(gè)閾值電壓判斷,因而受工藝,溫度的影響小,能降低時(shí)序上的誤差,同時(shí)也更適合于低幅度信號的電路。目前流行的LVDS(low voltage differential signaling)就是指這種小振幅差分信號技術(shù)。
/ r" G& ]4 ?0 K/ e! d
# \$ p4 O( Y$ a( M/ A* z5 u# h& ?: A* }+ R三、蛇形線(調(diào)節(jié)延時(shí))
4 r! i1 ^8 o) e5 l' c/ v8 i! @
( l2 Q" u. {* g3 V8 W- o) n蛇形線是Layout中經(jīng)常使用的一類走線方式。其主要目的就是為了調(diào)節(jié)延時(shí),滿足系統(tǒng)時(shí)序設(shè)計(jì)要求。其中****關(guān)鍵的兩個(gè)參數(shù)就是平行耦合長度(Lp)和耦合距離(S),很明顯,信號在蛇形走線上傳輸時(shí),相互平行的線段之間會(huì)發(fā)生耦合,呈差模形式,S越小,Lp越大,則耦合程度也越大?赡軙(huì)導(dǎo)致傳輸延時(shí)減小,以及由于串?dāng)_而大大降低信號的質(zhì)量,其機(jī)理可以參考對共模和差模串?dāng)_的分析。下面是給Layout工程師處理蛇形線時(shí)的幾點(diǎn)建議:2 k6 V/ g6 P3 j: Q& ^# b
, R7 V; O4 h# q+ x8 S9 V, |6 u1 N& ^1 o
1、盡量增加平行線段的距離(S),至少大于3H,H指信號走線到參考平面的距離。通俗的說就是繞大彎走線,只要S足夠大,就幾乎能完全避免相互的耦合效應(yīng)。
' E6 {. c' O3 l) m
( e# U+ S( ~5 ]( V  x4 H* @2、減小耦合長度Lp,當(dāng)兩倍的Lp延時(shí)接近或超過信號上升時(shí)間時(shí),產(chǎn)生的串?dāng)_將達(dá)到飽和。+ ^  y# y& ^6 h2 Z

3 V* a) h$ I* @% x) F3、帶狀線(Strip-Line)或者埋式微帶線(Embedded Micro-strip)的蛇形線引起的信號傳輸延時(shí)小于微帶走線(Micro-strip)。理論上,帶狀線不會(huì)因?yàn)椴钅4當(dāng)_影響傳輸速率。
7 N$ }* K5 x. _4 \( q; K
! Q# q3 H* Y. _$ S, Q6 c4、高速以及對時(shí)序要求較為嚴(yán)格的信號線,盡量不要走蛇形線,尤其不能在小范圍內(nèi)蜿蜒走線。0 l' H8 B$ T3 [8 ~2 x

8 [4 }) e! u, L) }% E4 r9 {$ b5、可以經(jīng)常采用任意角度的蛇形走線,能有效的減少相互間的耦合。
) {. J3 V+ d# z+ G+ l3 e6 J2 H
6 a, s- [5 E4 j7 i; ]6、高速中,蛇形線沒有所謂濾波或抗干擾的能力,只可能降低信號質(zhì)量,所以只作時(shí)序匹配之用而無其它目的。
& ~4 F* O& i; I- J, C3 M; g9 ~) |  f$ |; H* c
7、有時(shí)可以考慮螺旋走線的方式進(jìn)行繞線,仿真表明,其效果要優(yōu)于正常的蛇形走線。
; r2 \1 o$ e8 H! B$ h
3 c8 j( @1 `/ g: D. ]手術(shù)很重要,術(shù)后恢復(fù)也必不可少!講完了PCB布線,那么布完線就完事了嗎?很顯然,不是!PCB布線后檢查工作也很必須,那么如何對pcb設(shè)計(jì)中布線進(jìn)行檢查,為后來設(shè)計(jì)鋪好路呢?請看下文!
# a! N- x' w- Z' L, X
) K. {, C! V& V2 }. r+ X. j# ?. v7 b' H8 s* X

/ J% O* }# h3 {
嘉立創(chuàng)PCB打樣   QQ 800058652

0

主題

52

帖子

52

積分

一級會(huì)員

Rank: 1

積分
52
沙發(fā)
發(fā)表于 2018-12-18 16:39:49 | 只看該作者
{author},默默的我下載了 感謝  

0

主題

59

帖子

59

積分

一級會(huì)員

Rank: 1

積分
59
板凳
發(fā)表于 2018-12-18 16:51:42 | 只看該作者
資料分享了才有價(jià)值,很是感謝

578

主題

936

帖子

4943

積分

四級會(huì)員

Rank: 4

積分
4943
地板
發(fā)表于 2018-12-18 18:17:38 | 只看該作者
正好需要,感謝分享 贊...

發(fā)表回復(fù)

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則

關(guān)閉

站長推薦上一條 /1 下一條


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表